完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
您好,建议使用ECL/PECL 或者 TTL/CMOS 电平的时钟信号。EVM板有介绍对输入时钟的要求,可以是单端,也可以差分,使用的是单端300mV,50%duty cycle经过transformer转换成差分时钟作为DAC的输入。
|
|
|
|
您好!关于DAC5686的时钟输入口,CLK1、CLK1C、CLK2和CLK2C确实是两组差分输入。如果您的输入信号是LVDS差分时钟,您可以直接将它们连接到DAC5686的差分时钟口。但是,在连接之前,您需要确保LVDS差分时钟的电压电平与DAC5686的输入电压电平相匹配。
通常情况下,LVDS差分时钟的电压电平为1.2V或1.5V,而DAC5686的输入电压电平为1.8V。因此,您可能需要一个电平转换器来将LVDS差分时钟的电压电平转换为DAC5686所需的电压电平。 以下是一个参考电路,用于将LVDS差分时钟转换为DAC5686所需的电压电平: 1. 使用一个电平转换器,例如德州仪器(TI)的TXS0108EVM电平转换器。该电平转换器可以将1.2V或1.5V的LVDS差分时钟转换为1.8V的电压电平。 2. 将LVDS差分时钟的正负信号分别连接到电平转换器的输入端(例如,TXS0108EVM的A1和A2)。 3. 将电平转换器的输出端(例如,TXS0108EVM的Y1和Y2)分别连接到DAC5686的CLK1和CLK1C,以及CLK2和CLK2C。 4. 确保电平转换器的电源电压和地线与DAC5686的电源电压和地线相连接。 通过以上步骤,您可以将LVDS差分时钟直接连接到DAC5686的差分时钟口。请注意,您可能需要根据实际的LVDS差分时钟电压电平和DAC5686的输入电压电平选择合适的电平转换器。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
696 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
605 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1065 浏览 1 评论
760 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
530 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
171浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
133浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
130浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
126浏览 12评论
GD32F303RCT6配置PA4 ADC引脚,将PA2代替key功能,PA2连接时无法实现预期功能,为什么?
64浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-30 06:17 , Processed in 0.849996 second(s), Total 52, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号