完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好!
我正在使用Spartan6 FPGA为高速DAC提供数据。必要的高速I / O时钟由PLL实例完成。 在我的申请中,我有两种不同的情况: case1:我需要从80MHz参考(M = 12)产生960MHz I / O时钟。 case2:我需要从125MHz参考(M = 12)产生1000MHz I / O时钟。 所以,我的问题是:是否可以重新指定PLL并在运行时或修改M参数 DRP端口不允许更改此值? 最好的祝福, 陪审团。 |
|
相关推荐 |
|
只有小组成员才能发言,加入小组>>
2378 浏览 7 评论
2793 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2260 浏览 9 评论
3334 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2426 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
753浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
540浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
363浏览 1评论
1957浏览 0评论
680浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-20 20:24 , Processed in 1.170497 second(s), Total 74, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号