完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,我是学生
我研究了如何在SPARTAN6中设计部分重新配置好几个月,但仍然不知道如何使用它。 有我的知识: - 通过planAhead实施设计 PlanAhead的部分重新配置设计。 (我使用PlanAhead13.3并收到错误“spartan6不支持部分重新配置”) 我需要知道两件事 - 是否有关于spartan6的部分重新配置的教程或文档? - 什么是spartan6使用部分重配置的工具? 以上来自于谷歌翻译 以下为原文 hi i'm student I study about how to design partial reconfiguration in SPARTAN6 for many month but still no idea how to use it. There is my knowlege: - Implement design by planAhead Partial reconfiguration design by PlanAhead. (I am use PlanAhead13.3 and got error "spartan6 does not support for partial reconfiguration " ) i need to know 2 things - Is any tutorial or document about spartan6 for partial reconfiguration? -What is tools for spartan6 for use partial reconfiguration? |
|
相关推荐
3个回答
|
|
从UG702中可以看出,不支持在Spartan设备上进行部分重配置。
如果看一下线程:Threadit似乎也不会得到Xilinx的支持。但是,在Spartan器件上存在一些部分重新配置的学术示例,例如:“Spartan-6 FPGA上的高级部分运行时重新配置” 由Koch等人。 这对你来说可能很有意思。 关心埃米尔 以上来自于谷歌翻译 以下为原文 As can be seen in UG702, partial reconfiguration on Spartan devices are not supported. And if one looks to the thread: Thread it seems that it never will be supported by Xilinx either. However, there exists some academic examples of partial reconfiguration on Spartan devices, such as: "Advanced partial run-time reconfiguration on Spartan-6 FPGAs" by Koch et al. that might be intresting for you to look into. Regards Emil |
|
|
|
Thanyou为你的答案
现在,我明白了吗? 1. Spartan6支持部分重配置(运行程序时重新配置) 2. Xilinx没有使用spartan6进行部分重配置的工具(仅支持virtex) 以上来自于谷歌翻译 以下为原文 Thanyou for your answer Now, Am I understand correct? 1. Spartan6 support for partial reconfiguration (reconfiguration while running program) 2. Xilinx have no tools for use partial reconfiguration with spartan6 ( only support for virtex) |
|
|
|
可以在Spartan器件上使用部分重配置,但Xilinx不支持使用Planahead软件。
如果您想使用部分重新配置的Spartan系列,那么您就是独立的。 关心埃米尔 以上来自于谷歌翻译 以下为原文 It is possible to use partial reconfiguration on Spartan-devices but there is no support from Xilinx to do it using the Planahead software. You are on your own if you want to use the Spartan-family with partial reconfiguration. Regards Emil |
|
|
|
只有小组成员才能发言,加入小组>>
2378 浏览 7 评论
2793 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2260 浏览 9 评论
3334 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2426 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
753浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
540浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
363浏览 1评论
1957浏览 0评论
680浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-20 20:41 , Processed in 1.238190 second(s), Total 81, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号