完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在我的项目中已经使用了virtex-5中的dcm_adv,但是有些东西。我不明白。
我可以设置M = FF,D = 00到DRP。根据Fout = Fin×(M + 1)/(D + 1),当Fin = 50MHz时我可以得到Fout,显然,Fout超过dcm的范围。但是超出 我的期望,ISim不要警告我,clkfx周期是波形78ps。为什么? 即使dfs_freq_mode很高,clkfx_out也超出范围。任何建议将不胜感激 以上来自于谷歌翻译 以下为原文 a dcm_adv in virtex-5 has been used in my project,but there is.something.wrong i dont understand. i can set M=FF,D=00 through DRP .according to Fout=Fin×(M+1)/(D+1),i can get Fout when Fin=50MHz,obviously,Fout exceed range of dcm. but beyond my expection,ISim dont warn me and clkfx period is 78ps from waveform. why? even though dfs_freq_mode is high,clkfx_out also exceeds range. any suggestion will be appreciated |
|
相关推荐
3个回答
|
|
M必须从1到32。
D必须是1到32。 超出此范围的数字不起作用,所以就算了。 好? 而且,即使您的M和D值在适当的范围内,Fin和Fout也必须保持在其数据表范围内。 FOUT =翅片* M / d 任何其他公式都可能是错误 - 你在哪里找到你的(错误的)公式? Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 M must be from 1 to 32. D must be from 1 to 32. Numbers outside this range just don't work, so just forget it. OK? And, even if you have the M and D values in the proper ranges, the Fin, and Fout must remain within their data sheet ranges. Fout=Fin*M/D Any other formula is likely an error -- where did you find your (wrong) formula? Austin Lesea Principal Engineer Xilinx San JoseView solution in original post |
|
|
|
M必须从1到32。
D必须是1到32。 超出此范围的数字不起作用,所以就算了。 好? 而且,即使您的M和D值在适当的范围内,Fin和Fout也必须保持在其数据表范围内。 FOUT =翅片* M / d 任何其他公式都可能是错误 - 你在哪里找到你的(错误的)公式? Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 M must be from 1 to 32. D must be from 1 to 32. Numbers outside this range just don't work, so just forget it. OK? And, even if you have the M and D values in the proper ranges, the Fin, and Fout must remain within their data sheet ranges. Fout=Fin*M/D Any other formula is likely an error -- where did you find your (wrong) formula? Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
谢谢。
我在一些论文中找到了这个公式。 ug191_V5_Configuration还说我必须首先减去1,如果我想要加倍clkin freqency,可能我必须提供'h0301到地址50h。我可以说dcm_adv不考虑频率范围吗? 以上来自于谷歌翻译 以下为原文 thank you. i find this formula in some paper . ug191_V5_Configuration also says i has to subtract 1 firstly ,likely i have to supply 'h0301 to address 50h if i want to double clkin freqency. whether i can say that dcm_adv dont take range of frequency into account? |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2830 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1288浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 01:59 , Processed in 1.251282 second(s), Total 81, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号