完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
3个回答
|
|
如果输出频率正确,相位噪声正常,那么应已锁定。 当您说 PLL2无法锁定时,是指PLL2 DLD 是低电平吗?
请使用频谱分析仪或其他射频测试设备测量 PLL2输出,来确认其已锁定。 此外请问下您是如何将差分时钟连接到 OSCin 的? |
|
|
|
是VCC9_CP2引脚虚焊了
|
|
|
|
根据您的描述,您在使用LMK04821芯片的单PLL模式,输入125MHz的差分时钟,但发现PLL2不能锁定。以下是一些可能的原因和解决方法:
1. 检查输入时钟频率: 确保输入的125MHz差分时钟信号质量良好,没有过多的噪声或失真。可以使用示波器检查输入时钟信号的完整性。 2. 检查电源和地线: 确保LMK04821芯片的电源和地线连接正确且稳定。不稳定的电源或地线可能导致PLL无法锁定。 3. 检查配置参数: 检查您配置的参数是否正确。确保VCO频率范围、反馈分频器和输出分频器设置正确。错误的参数设置可能导致PLL无法锁定。 4. 检查PLL环路带宽: 检查PLL环路带宽设置是否合适。过小的环路带宽可能导致PLL无法锁定,而过大的环路带宽可能导致PLL锁定不稳定。可以尝试调整环路带宽设置,观察是否能够解决问题。 5. 检查时钟输出负载: 检查时钟输出负载是否过大。过大的负载可能导致PLL无法锁定。可以尝试减小负载,观察是否能够解决问题。 6. 检查芯片引脚连接: 检查LMK04821芯片的引脚连接是否正确。错误的引脚连接可能导致PLL无法锁定。 7. 检查芯片固件和软件: 确保您使用的固件和软件版本是最新的,并且与LMK04821芯片兼容。过时的固件和软件可能导致PLL无法锁定。 8. 与制造商联系: 如果以上方法都无法解决问题,建议您联系LMK04821芯片的制造商,寻求技术支持。 总之,解决PLL2无法锁定的问题需要从多个方面进行排查。希望以上建议能够帮助您找到问题的原因并解决。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
651 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
587 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1040 浏览 1 评论
716 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
514 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
148浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
115浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
119浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
116浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
158浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-18 12:21 , Processed in 0.857003 second(s), Total 55, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号