完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我正在尝试使用7系列GTX收发器实现1000 / 2500Base-X PCS。
802.3标准要求空闲有序集基于当前差异。 强制差异必须通过有序集合选择来完成,而不是仅仅改变相同有序集合上的差异(即,我不能使用TXCHARDISPMODE和TXCHARDISPVAL端口来强制差异)。 在7系列收发器上有一种强大的方法吗? 也就是说,有没有办法从收发器获得当前的差异? 格子实际上为serdes提供输入以强制正确的空闲有序集。 Xilinx 1000Base-X PCS的文档意味着该内核可以正确地执行此操作。 Xilinx的某些人可以解释Xilinx 1000Base-X PCS内核如何选择正确的IDLE有序集吗? 谢谢 |
|
相关推荐
3个回答
|
|
我假设你在谈论IEEE 802.3第36.2.4.12段,其中描述了两个空闲有序集合/ I1 /和/ I2 /,其中任何一个都可能是由(假设的)XGMII总线上的IDLE引起的。
/ I1 /是/K28.5/D5.6/和/ I2 /是/K28.5/D16.2/。 这些是基于分组末尾的运行差异来选择的。 我认为8B / 10B编码器可以解决这个问题。 换句话说,执行此操作的有效方法是将数据连接到收发器并在向导中勾选8B / 10B框并停止担心。 我设计的产品使用Xilinx收发器生成1000Base-X时,无需特殊的解决方法。 问候, 艾伦 |
|
|
|
感谢Allan的回复。
您是说8B / 10B编码器具有与802.3相关的K28.5 + D16.2字节组合的特殊知识,当它连续看到这些八位字节时,可以自行将D16.2更改为D5 .6如果差距是积极的? 如果您将编码器用于其他协议怎么办? 谢谢 |
|
|
|
您能否生成1000Base-X IP目标7系列收发器的示例并进行模拟?
这可以帮助您了解在发送有序集时如何处理TXCHARDISPMODE和TXCHARDISPVAL。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
364浏览 1评论
1960浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 09:00 , Processed in 1.338613 second(s), Total 84, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号