完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨!
我正在研究1000BASE-X内核,它需要一个125MHz的差分参考时钟。 -------------------------------------------------- ------------------------ - 收发器接口 -------------------------------------------------- ------------------------ brefclk_p:在std_logic中; - 收发器的参考时钟差分+ ve:125MHz,非常高的质量 brefclk_n:在std_logic中; - 收发器的参考时钟差分 - 为125MHz,质量非常高 在SP605板上有单端27MHz或差分200MHz。 我怎样才能提供125MHz的频率? 谢谢! |
|
相关推荐
4个回答
|
|
有一个125 MHz的参考时钟,用于SFP接口,如图28所示。
它们连接到MGT组123的参考时钟输入,如原理图6所示。 请注意,GTP的参考时钟使用专用输入,并未列在 用户手册中的一般时钟源。 - Gabor 在原帖中查看解决方案 |
|
|
|
有一个125 MHz的参考时钟,用于SFP接口,如图28所示。
它们连接到MGT组123的参考时钟输入,如原理图6所示。 请注意,GTP的参考时钟使用专用输入,并未列在 用户手册中的一般时钟源。 - Gabor |
|
|
|
谢谢Gabor!
我还有另一个问题:) 从1000BASE-X的测试平台模块可以看到1.25GHz的时钟,它驱动串行数据传输到SFP。 我正在使用核心提供的示例设计,其中还有tranceiver实例化。 由于斯巴达6无法在内部管理这样的高频时钟,我认为1.25GHz是由收发器模块自控制的,我应该提供的唯一参考是125MHz。 这样对吗? 谢谢! |
|
|
|
我确实理解你使用我们的投入的积极意图。
请在单独的帖子中发布新查询。 _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
只有小组成员才能发言,加入小组>>
2374 浏览 7 评论
2790 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2257 浏览 9 评论
3331 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2422 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
747浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
533浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
356浏览 1评论
750浏览 0评论
1951浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-19 11:30 , Processed in 1.412874 second(s), Total 83, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号