完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
亲爱的朋友,
我设计的PCB主要部分为XC7VX690TFFG1761,以及两个DDR3,一个ADC,一个DAC。 对于bein-phase的目标,我选择DAC的反馈时钟作为系统的时钟,400MHz,连接到bank18的MRCC。第一个DDR3占据BANK39 / BANK38 / BANK37,第二个DDR3占用BANK31 / 32 / 33.我怎样才能使用 Colck在BANK18中输入为DDR3的系统时钟?如何在MIG工具中使用NO BUFFER?clcok资源能实现这一目标吗? 我已经尝试了,但它失败了。我注意到它在数据表中说系统时钟必须与mig相同,它是否重要? 我很想知道如何将这个MRCC引入MMCM,PLL或BUFGDS,或其他类似的东西。 谢谢。 |
|
相关推荐
1个回答
|
|
嗨,
您可以使用CLOCK_DEDICATED_ROUTE路由。 请访问以下链接,如果您仍不清楚,请告诉我们 http://www.xilinx.com/support/answers/40603.html http://www.xilinx.com/support/documentation/ip_documentation/mig_7series/v2_0/ug586_7Series_MIS.pdf 希望这可以帮助 问候, Vanitha -------------------------------------------------- -------------------------------------------请在发布前进行谷歌搜索, 您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉 |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1121浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 19:52 , Processed in 1.103930 second(s), Total 46, Slave 40 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号