完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
你好
根据数据表,Virtex6需要按VCCINT-> VCCAUX-> VCCO的顺序上电顺序。 VCCAUX和VCCO允许同时斜坡,前提是两者均由相同电源供电。对于断电,排序为VCCO-> VCCAUX-> VCCINT。 上电期间,VCCINT,VCCAUX和VCCO等不同电源需要多少延迟? 如果我们遵循正确的上电顺序而不是断电请求,器件(Virtex6)将如何受到影响? 带着敬意 Debasis |
|
相关推荐
2个回答
|
|
|
尽管有数据表的措辞,但Virtex-6确实*不需要电源排序。
请阅读此主题,特别是主题中的最后一篇文章,由Austin Lesea撰写,他是Virtex-6信息的权威来源。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
|
|
Bob是正确的,V-6不需要这个序列,他们应该改变下一个数据表修订版中的措辞。
如果您不遵守电源顺序,我认为IO不会被保证处于已知状态,但您不应该对设备造成损害。 我仍然会遵循他们推荐的顺序。 对于斜坡速率之间的延迟,电源之间没有任何设定的延迟时间。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
3137 浏览 7 评论
3433 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2895 浏览 9 评论
4094 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3079 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1353浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1191浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-9 03:30 , Processed in 0.600709 second(s), Total 46, Slave 39 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
2032
