完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
亲爱的大家,
我的电源有以下情况: 输入12V - >(SW功率) - > 3.3V - >(SW功率) - > 1.35V - >(LDO) - > 1V - >(SW电源) - > 1.8V - >(LDO) - > 2.5V 所以1V到VCCINT& 来自LDO的VCCBRAM在1.35V之后施加到VCCO_34&组。 来自SW的银行VCCO_35, 并且在1.8V到VCCO_0之后,银行VCCO_14& VCCAUX。 如果我们不遵循DS181(VCCINT,VCCBRAM,VCCAUX,VCCO)的上电序列,会有问题吗? 在DS181中,只说明必须注意VCCO和VCCAUX之间的电压差。 最好的祝福, 大卫。 |
|
相关推荐
2个回答
|
|
@ zero0dDavid,你应该没问题。
您可以按任何顺序供电,而不会出现任何设备可靠性问 唯一需要注意的是监管机构必须能够处理的过剩电流。 数据表中列出的是经过测试的内容。 是的,如果VCCO为3.3V,请确保VCCO和VCCAUX的差异不超过TVCCO2VCCAUX要求 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- 在原帖中查看解决方案 |
|
|
|
@ zero0dDavid,你应该没问题。
您可以按任何顺序供电,而不会出现任何设备可靠性问 唯一需要注意的是监管机构必须能够处理的过剩电流。 数据表中列出的是经过测试的内容。 是的,如果VCCO为3.3V,请确保VCCO和VCCAUX的差异不超过TVCCO2VCCAUX要求 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2423 浏览 7 评论
2824 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1185浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
589浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-24 04:30 , Processed in 1.256136 second(s), Total 79, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号