完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好:
我正在使用ISERDES和OSERDES(XC6SLX16)。 现在我使用2个PLL来驱动2组ISERDES,当使用OSERDES时,没有PLL可以驱动OSERDES。 如果我分享ISERDES的ioclk和strobe信号来驱动OSERDES,它就能正常工作。 但是我需要在运行时更改输出频率,并且输入频率是固定的。 我无法在PLL和OSERDES之间添加逻辑来更改ioclk和strobe的频率,或者它无法路由。 我该如何驾驶OSERDES? 还是有什么好主意? 以上来自于谷歌翻译 以下为原文 Hi: I'm working with ISERDES and OSERDES(XC6SLX16). now I use 2 PLL to drive 2 group of ISERDES, when using OSERDES, there is no PLL for me to drive OSERDES. If I share the ISERDES's ioclk and strobe signal to drive OSERDES, it work. But I need to change the output freq at run time, and the input freq is fixed. I can't add my logic between PLL and OSERDES to change the freq of ioclk and strobe, or it can't routed. How can I drive OSERDES? or any good idea? |
|
相关推荐
3个回答
|
|
|
|
|
|
在美国周末回家之后,你原来的帖子是星期五晚上的日期。
您可能会在明天(星期一)得到一些有用的回复,当时Xilinx的人员回到了办公室。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 Your original post was dated late on Friday evening, after the USA had gone home for the weekend. You will probably get some helpful responses tomorrow (Monday), when the Xilinx folks are back in the office. -- Bob Elkind SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
我有几个问题要问你。
如果我能更好地了解您的确切设计,我可以更轻松地回答您的问题。 你是在同一个引脚上使用ISERDES和OSERDES(双向)吗? 你在使用SDR还是DDR? 您使用的是哪个缓冲区,BUFPLL或BUFIO2? 你的所有引脚都落在半银行中,还是跨越整个银行? 谢谢, 埃里克 以上来自于谷歌翻译 以下为原文 I have a few questions for you. If I can get a better idea of your exact design, I can more easily answer your questions. Are you using ISERDES and OSERDES on the same pin (bidirectional)? Are you using SDR or DDR? Which buffer are you using, BUFPLL or BUFIO2? Do all of your pins fall in one half bank, or do they span the entire bank? Thanks, Eric |
|
|
|
只有小组成员才能发言,加入小组>>
2393 浏览 7 评论
2808 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2275 浏览 9 评论
3350 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2443 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
773浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
555浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
396浏览 1评论
1981浏览 0评论
698浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-2 09:25 , Processed in 1.414562 second(s), Total 83, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号