完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在尝试将SmartXplorer与XFlow一起使用。
我已经更新了FPGA.flw文件,用smartxplorer部分替换了map和par部分。 我遇到的问题是SmartXplorer想要引用一些地图选项: -map_options“-logic_opt on -cm speed” 但是,Xflow抱怨报价。 有什么建议么? 谢谢! 约翰P. 以上来自于谷歌翻译 以下为原文 I'm trying to use SmartXplorer with XFlow. I've updated the fpga.flw file to replace the map and par sections with a smartxplorer section. The problem I'm running into is that SmartXplorer wants some of the map options to be quoted: -map_options "-logic_opt on -cm speed" However, Xflow complains about the quotes. Any suggestions? Thanks! John P |
|
相关推荐
7个回答
|
|
您可以在自定义策略文件中定义所有工具选项,因此无需使用引用的命令行选项。
以上来自于谷歌翻译 以下为原文 You could define all of the tool options in a custom strategy file and so avoid the need for the quoted command line options. |
|
|
|
|
|
|
|
我为virtex6附加了一个示例策略文件。
您可以修改设备体系结构名称以符合您的设计,并根据需要更改命令行策略。 请注意,策略文件还可以设置环境变量。 test.strat 2 KB 以上来自于谷歌翻译 以下为原文 I've attached an example strategy file for virtex6. You can modify the device architecture name to correspond to your design and change the command line strategies as needed. Note that the strategy file can also set environment variables. test.strat 2 KB |
|
|
|
好吧,看起来通过更改策略文件,我可以获得我需要的大部分功能。
剩下的问题是SmartXplorer没有将结果复制回主目录。 是否有一个标志/选项让它像ISE一样可以做到这一点? 谢谢! 约翰P. 以上来自于谷歌翻译 以下为原文 OK, it looks like by changing the strategy file, I can get most of the functionality I need. The remaining problem is than SmartXplorer does not copy the results back into the main directory. Is there a flag/option to get it to do this like it can do under ISE? Thanks! John P |
|
|
|
不,没有功能可以导入在ISE之外运行的SmartXplorer结果。
我想可以欺骗ISE使用结果,但我从来没有考虑过会采取什么措施。 以上来自于谷歌翻译 以下为原文 No, there is no feature to import SmartXplorer results that were run outside of ISE. I suppose it would be possible to spoof ISE into using the results, but I've never looked into what that would take. |
|
|
|
看起来我可以使用Xflow中的UserCommand功能来运行自定义脚本来复制
结果,但我似乎无法让它工作。 还有关于此功能的文档吗? 约翰P. 以上来自于谷歌翻译 以下为原文 It looks like I could use the UserCommand feature in Xflow to run a custom script to copy the results, but I can't seem to get it to work. Is there any more documentation on this feature? John P |
|
|
|
不,这不是受支持的流程,因此没有文档。
据推测,您可以在ISE中运行虚拟设计,然后将xflow结果复制到虚拟结果上。 不要忘记_xmsgs目录。 如有必要,您可以使用下拉菜单:Process - > Force Process Up-to-Date来设置过程状态。 以上来自于谷歌翻译 以下为原文 No this is not a supported flow and so there is no documentation. Presumably you could run a dummy design in ISE and then copy the xflow results over the dummy results. Don't forget the _xmsgs directory. If necessary you can use the pulldown: Process-->Force Process Up-to-Date to set the process state. |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1162浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
585浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 09:20 , Processed in 1.579190 second(s), Total 59, Slave 52 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号