完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
可以的,这两个引脚都是数字控制引脚,高低电平标准如下Vil和Vih的要求,可以看到当大于1.62V时为高电平,当小于0.45V时为低电平,接到3.3V>1.62V |
|
|
|
在DAC70502中,SPI2C和RSTSEL引脚确实需要上拉到VDD电平。根据您提供的信息,您将VDD设置为5.3V,而MCU逻辑电平为3.3V。在这种情况下,将SPI2C和RSTSEL引脚上拉到3.3V电平可能会导致以下问题:
1. 信号完整性问题:由于DAC70502的VDD为5.3V,而MCU的逻辑电平为3.3V,将SPI2C和RSTSEL引脚上拉到3.3V可能会导致信号完整性问题。这可能会导致DAC70502无法正确识别来自MCU的信号。 2. 电源兼容性问题:将SPI2C和RSTSEL引脚上拉到3.3V电平可能会导致电源兼容性问题。这可能会导致DAC70502在上电时无法正常工作。 关于SYNC/A0引脚,您可以将其上拉到3.3V以设置不同的地址。但是,请注意,这也可能会导致信号完整性问题,因为DAC70502的VDD为5.3V,而MCU的逻辑电平为3.3V。 建议您考虑以下解决方案: 1. 使用一个电平转换器(如双电源电平转换器)将MCU的3.3V逻辑电平转换为DAC70502的5.3V电平。这样可以确保信号完整性和电源兼容性。 2. 如果您无法使用电平转换器,可以考虑将MCU的VDD设置为5.3V,以匹配DAC70502的VDD。这样可以确保信号完整性和电源兼容性,但可能会增加功耗。 总之,将SPI2C和RSTSEL引脚上拉到3.3V电平可能会导致信号完整性和电源兼容性问题。建议您使用电平转换器或将MCU的VDD设置为5.3V以确保信号完整性和电源兼容性。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
690 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
604 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1059 浏览 1 评论
749 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
527 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
169浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
130浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
128浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
125浏览 12评论
GD32F303RCT6配置PA4 ADC引脚,将PA2代替key功能,PA2连接时无法实现预期功能,为什么?
59浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-27 10:55 , Processed in 0.879846 second(s), Total 51, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号