完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
警告:[放置30-574]具有时钟功能的IO引脚和BUFG对的次优放置。
这通常是一个错误,但CLOCK_DEDICATED_ROUTE约束设置为FALSE,允许您的设计继续。 强烈建议不要使用此覆盖,因为它可能导致非常差的计时结果。 建议在设计中纠正此错误情况。 RESETB_ibuf_iso(IBUF.O)被锁定到IOB_X0Y163(在SLR 1中)RESETB_ibuf(BUFG.I)由clockplacer临时放置在BUFGCTRL_X0Y70上(在SLR 2中) 时钟规则:rule_multi_slr_bufg规则描述:对于多SLR设备,可以使用不同SLR中相同相对位置的最多一个BUFG,即两个BUFG站点,其Y-index相差32的倍数不能用于 同一时间RESETB_ibuf(BUFG.O)由clockplacer临时放置在BUFGCTRL_X0Y70上(在SLR 2中) 我正在使用xc7v2000tf1925-2系列FPGA。 它应该是一个多SLR设备。 那么如何手动锁定IBUFG,BUFG的位置 谢谢, |
|
相关推荐
1个回答
|
|
嗨,
BUFG仅由它们所在的SLR内的源驱动。 但在你的设计中,看起来IOB被放置在与BUFG不同的SLR中。 您可以尝试使用以下约束将BUFG锁定到与IOB相同的SLR set_property LOC BUFGCTRL_XxYy [get_cells BUFG_instance_name] BUFGCTRL_X0Y32到BUFGCTRL_X0Y63的BUFG站点位于SLR1区域(与当前IO位置相同)。 您可以尝试将BUFG锁定到上述任何站点,看看是否有帮助。 谢谢, 迪皮卡。 谢谢,迪皮卡.---------------------------------------------- ---------------------------------------------- Google之前的问题 张贴。 如果某人的帖子回答了您的问题,请将帖子标记为“接受为解决方案”。 如果你看到一个特别好的和信息丰富的帖子,考虑给它Kudos(左边的明星) |
|
|
|
只有小组成员才能发言,加入小组>>
2378 浏览 7 评论
2793 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2260 浏览 9 评论
3334 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2426 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
750浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
537浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
361浏览 1评论
753浏览 0评论
1955浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-20 04:46 , Processed in 0.994809 second(s), Total 49, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号