完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
waris.mohammad写道:
是否可以将Spartan3 FPGA的3.3V LVCMOS o / ps连接到Virtex 5的2.5V LVCMOS输入,反之亦然。 3.3V输入的逻辑阈值可能与2.5V输出兼容,也可能不兼容。 所以它可能会或可能不会可靠地工作。 3.3V输出可能会破坏2.5V输入。 这太糟糕了。 得出自己的结论。 ----------------------------是的,我这样做是为了谋生。 在原帖中查看解决方案 |
|
|
|
在论坛中已经多次回答了同样的问题。
是。 LVDS是LVDS。 Vcco电压不会影响信号。 共同模式 LVDS的电压始终在1.2V左右,电压也在100欧姆左右 受控。 对于Xilinx FPGA,接收器上的Vcco限制了输入的最大摆幅,也可能 影响您使用内部差分终端的能力。 一般LVDS电压摆动 在任何1.8V或更高的Vcco范围内。 此外,一些FPGA系列为VccAux的所有LVDS接收器供电,而不是Vcco 一些系列没有钳位二极管到Vcco,否则可能会限制输入电压。 - Gabor |
|
|
|
嗨,我想用lvcmos。
|
|
|
|
waris.mohammad写道:嗨,我想用lvcmos。
糟糕...可能咖啡不够;-) 您通常可以直接将2.5V LVCMOS输出连接到3.3V LVCMOS输入。 只是检查一下 Vih规格3.3V输入,以确保你有足够的摆动。 走另一条路你 至少需要一个电阻来限制流入2.5V Vcco二极管钳位的电流。 - Gabor |
|
|
|
waris.mohammad写道:
是否可以将Spartan3 FPGA的3.3V LVCMOS o / ps连接到Virtex 5的2.5V LVCMOS输入,反之亦然。 3.3V输入的逻辑阈值可能与2.5V输出兼容,也可能不兼容。 所以它可能会或可能不会可靠地工作。 3.3V输出可能会破坏2.5V输入。 这太糟糕了。 得出自己的结论。 ----------------------------是的,我这样做是为了谋生。 |
|
|
|
|
|
|
|
|
|
|
|
这个dcumenthttps://mail-attachment.googleusercontent.com/attachment/u/0/?ui = 2& ik = 7beb52bf04& view = att& th = 1403b880d0494dab& attid = 0.1& disp = inline& realattid = f_hjuejebh0&
安全= 1&安培; ZW&安培; saduie = AG9B_P8s2hMQLRy2BRpVzOzz2QjE和放大器; sadet = 1376101092916&放大器; SADS = gcAwWttFDTqDAghJOmA8EHGKU ... |
|
|
|
只有小组成员才能发言,加入小组>>
2379 浏览 7 评论
2794 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2261 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2427 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
364浏览 1评论
1960浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 01:08 , Processed in 1.439062 second(s), Total 91, Slave 72 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号