完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我想将5V ADC的输出引脚连接到运行3.3 V的Spartan 6 GPIO。我正在考虑使用带有串联电阻的ESD保护二极管,并将其连接到3.3 V电源以动态降低 5V至3.3V。 那就够了吗? 我是否需要考虑其他因素? 问候, 莫 |
|
相关推荐
2个回答
|
|
男,
Spartan 6能够将二极管关闭至大多数其他器件中的Vcco。 这意味着除了100至120欧姆的串联电阻外,还需要一个从IO引脚到Vcco(3.3v)的1N914(1N4148)二极管。 仅需5v至3,3v FPGA器件输入或任何双向引脚。 3.3v从FPGA到5v部分不需要电阻器。 对于5v TTL输入,3.3v输出的保证Vhigh应该没问题。 输入是5v lvcmos,检查Vhigh需要保证的'1'。 那么你可能需要一个电平移位器。 阅读以下内容: https://forums.xilinx.com/t5/Spartan-Family-FPGAs/Is-Spartan-6-Inputs-5V-tolerant/td-p/427546 Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 |
|
|
|
男,
Spartan 6能够将二极管关闭至大多数其他器件中的Vcco。 这意味着除了100至120欧姆的串联电阻外,还需要一个从IO引脚到Vcco(3.3v)的1N914(1N4148)二极管。 仅需5v至3,3v FPGA器件输入或任何双向引脚。 3.3v从FPGA到5v部分不需要电阻器。 对于5v TTL输入,3.3v输出的保证Vhigh应该没问题。 输入是5v lvcmos,检查Vhigh需要保证的'1'。 那么你可能需要一个电平移位器。 阅读以下内容: https://forums.xilinx.com/t5/Spartan-Family-FPGAs/Is-Spartan-6-Inputs-5V-tolerant/td-p/427546 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
只有小组成员才能发言,加入小组>>
2374 浏览 7 评论
2790 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2257 浏览 9 评论
3331 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2422 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
747浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
533浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
356浏览 1评论
750浏览 0评论
1951浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-19 11:24 , Processed in 1.232692 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号