完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
当我更改sim_tb_top.v(mig 7系列示例设计)时,我只需将RESET_PERIOD(200000 pSec)更改为(500000 pSec),其他人保持与之前相同。 改变之后,它并没有改变。 日志说, PHY_INIT:内存初始化在9248850.0ps完成 测试失败:初始化无法完成 $ finish从文件“sim_tb_top.v”,第575行调用。 当我将RESET_PERIOD更改为其他值(200000 pSec除外)时,所有情况都不起作用。 我不明白为什么会发生这种情况以及如何解决这个问题? 非常感谢你 ! |
|
相关推荐
1个回答
|
|
请查看以下链接:http://www.xilinx.com/Attachment/Xilinx_Answer_43879_debug.pdfhttps://forums.xilinx.com/t5/Simulation-and-Verification/MIG-3-91-with-DDR3-model-quot-TEST-
失败初始化-DID-NOT / TD-p / 375329https://forums.xilinx.com/t5/Memory-Interfaces/Getting-memory-controller-simulation-right-with-a-DDR3/td-p/363479http: //www.xilinx.com/support/answers/37424.html 谢谢和RegardsBalkrishan ----------------------------------------------- ---------------------------------------------请将帖子标记为 一个答案“接受为解决方案”,以防它有助于解决您的查询。如果一个帖子引导到解决方案,请给予赞誉。 |
|
|
|
只有小组成员才能发言,加入小组>>
2383 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2263 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2430 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
756浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
545浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
366浏览 1评论
1964浏览 0评论
683浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-23 12:34 , Processed in 1.262118 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号