完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
请教大神,我在Linux上用vcs+verdi对demo_nice进行仿真,但是没有成功
我是用hibrd.sdk把demo_nice编译成.verilog文件的,其内容如下 另外我还对tb和Makefile进行了修改,如下 然后再使用vcs+verdi去查看波形,我也尝试去追信号找问题,但是没有找到原因 所以,想请教一下。另外,我仿真时没有和FPGA板子连接,因为我的理解是demo_nice编译之后的文件与Tb共同形成了以个testbench与处理器的输入输出相连,和仿真某个简单Verilog模块的过程类似,所以不需要和板子连接,不知道我的理解是否正确,是不是这个原因导致仿真失败,还是有其他原因。 |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
在软件SDK中选择不同的下载模式时,是哪个部件更改了QSPI0中寄存器的值?
401 浏览 2 评论
cmt_instret_ena的使能为什么要排除branch等指令造成流水线冲刷的情况?
546 浏览 1 评论
e203 rom启动仅仅是引导到itcm执行指令吗?flash启动就是加载指令到itcm中吗?
571 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 02:09 , Processed in 0.635675 second(s), Total 74, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号