完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
你好,
我正在尝试使用IP AXI HWICAP读出HWICAP的状态寄存器。 模拟时,我总是得到ARREADY信号的超时。 首先,我通过AXI接口发送地址和ARVALID信号,并等待从机的ARREADY信号。 此信号在一段时间后变高但仅由超时引起。 在开始读取过程之前,我是否必须编写配置寄存器? 最好的祝福 托马斯 |
|
相关推荐
1个回答
|
|
|
好的,我知道了 :)
|
|
|
|
|
只有小组成员才能发言,加入小组>>
3149 浏览 7 评论
3437 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2900 浏览 9 评论
4109 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3083 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1363浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1202浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-15 17:49 , Processed in 3.534450 second(s), Total 42, Slave 36 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
3269
