完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
通过在专用模式输入引脚M [2:0]上设置适当的电平来选择特定配置模式。
M2,M1和M0模式引脚应设置为恒定的直流电压电平,通过上拉或下拉电阻(≤1kΩ),或直接连接到地或VCCO_0。 在配置期间和配置后,不应切换模式引脚。 请参见第2章,模式引脚设置选项的配置接口。 你可以在这里找到细节 http://www.xilinx.com/support/documentation/user_guides/ug470_7Series_Config.pdf 谢谢和RegardsBalkrishan ----------------------------------------------- ---------------------------------------------请将帖子标记为 一个答案“接受为解决方案”,以防它有助于解决您的查询。如果一个帖子引导到解决方案,请给予赞誉。 |
|
|
|
是。
默认情况下,模式引脚上启用了上拉电阻。请参考http://www.xilinx.com/support/documentation/user_guides/ug470_7Series_Config.pdf表2-1的脚注2。 -------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
模式引脚上有内部上拉电阻。
但它们是弱上拉(高阻值)的抵抗者。 因此,如果您希望将任何模式引脚输入设置为零(低电平),则需要将外部强下拉(低电阻值/接地)置于外部。 _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
大家好,
谢谢回复。 忽略KC705原理图中SW13的默认设置,如果我没有按下SW13上的任何SPST开关那么M [2:0]引脚上的条件是什么? 是000还是111 ??? 谢谢& 问候 Mohnish Belani |
|
|
|
@ mohnishb11根据用户指南,SW13的默认设置为M [2:0] = 010。
如果全部移动到OFF,由于强大的下拉电阻,它将是M [2:0] = 000。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
如果我没有连接任何强下拉电阻怎么办?
那么默认设置是111吗? 我还可以在DIP开关的另一侧连接3个强大的下拉电阻而不是VCC2V5吗? 这意味着我希望默认设置为111,然后用户可以将各个引脚设置为逻辑0并根据他/她的愿望更改配置模式。 这个电路会工作吗? |
|
|
|
@ mohnishb11
如果您删除R398,R399& KC705 SCH上的R400下拉电阻,由于内部上拉电阻,默认设置为111。 您需要将DIP SW13的另一端拉到GND,即SW13的引脚3,4,5接地。 但是,我不确定您是如何计划在VCC2V5上对KC705板上的引脚进行连接的? 希望,撕裂痕迹不是你正在考虑的。 如果您的用例是用于设计自定义板,那么是的,可以实现上述。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2322 浏览 7 评论
2734 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2217 浏览 9 评论
3295 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2369 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
656浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
463浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
223浏览 1评论
669浏览 0评论
1864浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-10-1 15:04 , Processed in 1.286749 second(s), Total 87, Slave 71 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号