完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 一只耳朵怪 于 2018-6-25 11:01 编辑
你好! 我目前正在实现6657DSP 评估板与xilinx kintex7 FPGA之间的PCIE连接,其中DSP作为Root Complex,FPGA作为End point。软件环境为CCS5.3。DSP上采用CCS5.3提供的关于pcie的例子工程(见附件)。FPGA端也采用xilinx公司提供的例程。 |
|
相关推荐
4个回答
|
|
收发数据时需要配置好in/out bound address transplation即收发地址映射关系,在发送时DSP侧想PCIe base address中写memory,PCIe硬件得到地址后会进行地址转换成PCIe总线上的地址,对端接收到地址后会进行地址转换映射到内部相应地址,之后把数据收下来。建议看一下PCIe的手册确认地址映射配置。
|
|
|
|
zbb9612 发表于 2018-6-25 05:21 你好! 问题已经解决,谢谢! 还有一个问题:现在从FPGA上抓取的信号分析,DSP发送的一个数据帧(memory write TLP)只携带一个数据,即例程中那个发送的for循环,要发送40个TLP。技术文档中说明一个数据帧的最大载荷是128字节,那么该如何设置呢,使得载荷为128字节?是设置那个寄存器? |
|
|
|
zbb9612 发表于 2018-6-25 05:21 你好,谢谢!问题已经解决! 还有一个问题:example.c发送出来的数据帧TLP的载荷仅为1DW,如何设置使得载荷为128字节?设置哪个寄存器呢? 谢谢! |
|
|
|
lzongpuliu 发表于 2018-6-25 05:46 请问现在dsp端可以读取到FPGA的数据了吗? |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
669 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
597 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1048 浏览 1 评论
731 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
520 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
158浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
120浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
123浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
122浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
163浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 11:35 , Processed in 0.950671 second(s), Total 84, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号