发 帖  
原厂入驻New
[问答] 如何将FIFO ip内核连接到Kintex7 FPGA内的GPMC接口引脚?
142 xilinx 处理器
分享
我正在使用德克萨斯州的Dm8148处理器DAVINCI处理器制作定制板,它与GPMC引脚接口16个i / o线连接到Kintex -7 FPGA(XCK7325ffg900)系列FPGA,如何在FPGA内部连接这些GPMC引脚?什么是
胶合逻辑控制/我可以连接ip核心?我的要求是将FIFO连接到GPMC接口引脚?
0
2020-7-19 20:02:33   评论 分享淘帖 邀请回答

相关问题

3个回答
看看这个页面:http://processors.wiki.ti.com/index.php/AM3517/05_GPMC_Subsystemwhich向您展示如何将gpmc连接到外部设备。
您可能希望在fpga上实现一个锁存器,以便您可以使用“16位地址/数据多路复用存储器”选项。
之后只需将异步FIFO的一端连接到FPGA内的信号(图中的外部器件/存储器模块)
- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。
2020-7-19 20:11:32 评论

举报

嗨,
请您再次详细说明并发送给我,我已经发送了我的设计实施,
请查收附件。
谢谢&安培;问候,
Kranthi
框图(xilinxwebcase).docx 21 KB形式的设计表示
2020-7-19 20:28:03 评论

举报

嗨,
DM8148处理器GPMC控制器引脚(非多路复用),其中16位数据,10位地址线分配给kintex-7(XCK7160tffg676),我是否需要在FPGA内部实现任何GPMC存储器控制器以连接AXI
公交车连接。
问候,
Kranthi
2020-7-19 20:41:20 评论

举报

只有小组成员才能发言,加入小组>>

106个成员聚集在这个小组

加入小组

创建小组步骤

关闭

站长推荐 上一条 /8 下一条

快速回复 返回顶部 返回列表