完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我在Kintex7 FPGA上使用MIG7控制器毁掉了对DDR3芯片的一些测试。
在MIG7控制器内启用XADC模块。 对于低于60℃的温度,每件事都可以。 当温度达到60-65c时,我可以看到“app_rdy”信号变低并保持低电平直到FPGA重新编程。 任何想法可能是错误的以及如何解决它? |
|
相关推荐
3个回答
|
|
|
|
|
|
你的自定义设计或示例设计是否会发生这种情况?我会尝试一下设备,看看设备的温度是多少。过去我发布的另一篇帖子我不确定这些可能是什么相关的.https:
//forums.xilinx.com/t5/Memory-Interfaces/Why-is-app-rdy-MIG-getting-low-when-I-am-trying-to-give-data/td-p/531021 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2134 浏览 7 评论
2590 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2063 浏览 9 评论
3135 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2166 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
399浏览 1评论
1504浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2164浏览 0评论
495浏览 0评论
1618浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-3-29 15:32 , Processed in 1.050656 second(s), Total 76, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号