完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
嗨,
我正在开发一种设计,我们的主板有1个virtex5 FPGA和9个从属卡,每个都有1个V5 fpga。 我想同步所有9个从卡的操作。我还希望主卡和从卡之间的数据传输速率为300-400Mbps。 我应该采用什么策略来实现这两个要求。 谢谢 以上来自于谷歌翻译 以下为原文 Hi, i am working on a design where we have a board with 1 virtex5 fpga and 9 slave cards each with 1 V5 fpga. i want to synchronise the operation of all the 9 slave cards.i also want to have data transmission between master and slave cards at 300-400Mbps rate. what strategy shall i use to achieve these 2 requirements. thanks |
|
相关推荐
20个回答
|
|
|
你是对的。
我误解了这个说法。 谢谢... 以上来自于谷歌翻译 以下为原文 you are right. i misunderstood the statement. thanks... |
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2873 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 19:05 , Processed in 0.710770 second(s), Total 41, Slave 34 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1867
