发 帖  
ADS1298将SPI提升到更高频率将无法读取任何信息,为什么?

我使用ESP32S3芯片,ESP-IDF编程环境中,使用SPI接口对ADS1298芯片进行操作,遇到如下问题。 当SPI的通讯频率为 1MHz时,能正常的读取,写入寄存器数据,发送cmd指令,通 ...

基于labview的BP人工神经网络曲线拟合小程序

`点击学习>>《龙哥手把手教你学LabVIEW视觉设计》视频教程用LabVIEW实现的BP人工神经网络曲线拟合,感谢LabVIEW的矩阵运算函数,程序流程较之文本型语言清晰很多。**** ...

CS1237驱动程序

厂家你好,可以发我一份CS1237 Demo驱动例程吗,如果有STM32开发程序更好,谢谢!邮箱:tcg1412@163.com

CS1237 设置640Hz采样,读出数据异常,设置40Hz,读出数据OK

100ms采样一次,设置640Hz时读出数据乱跳,设置40Hz时读出数据正常。读函数如下:int32_t Read_CS1237(void){    unsigned char i;    uint32_t ...

AFE5801信号发生器产生的200kHz,200mVpp的方波在AFE5801输出的波形中耦合了一个同频率的正弦波,怎么去除掉?

器件采用了AFE5801,信号采用单端输入,通过交流耦合进5801,采样率设置为50MHz,在SignalTap采到的波形如图。信号在通道一和通道二上。      &nbs ...

ADS1292测试心电信号时,信号出现异常信号值变小的问题,如何解决?

图片显示实际测试心电信号,这是出现信号变化的过程,测试过程中没有做其他的动作,只是静止测试。信号就会自动变成这个样子。这是硬件的ADS1292部分电路,没有使用右腿 ...

使用JESD204B接口,线速率怎么计算?

使用JESD204B接口,线速率怎么计算?在文档表9-2中线速率等于 fLINERATE=fs*R,如果我选择双通道设备,采样时钟fs为500MHz,在表8-17,中选择模式0,N'=12,M=4,F=8, ...

配置DAC63002输出电流(uA),无论配置多大,都没有输出,为什么?

配置DAC63002输出电流(uA),无论配置多大,都没有输出。VDD 5V,1.8V I2C,2路电流模式,正值输出。

ADS1205输出端的疏密电平不随着电源电压变化,输出的值不对,怎么解决?

目前的问题: 1. ADS1205芯片上电后选用内部时钟后(CLKSEL=1),并且chA+接电源的的2.5V的电压,chA-接地,用逻辑分析仪显示CLKOUT的逻辑电平和OUTA的逻辑电平如下图: ...

ADS125H02通过cs2读写寄存器失败的原因?

我使用ADS125H02器件做RTD测量,发现两个问题:1,当我开启电流源输出,设置外部ref0作为参考源时,电流源不输出。若改为内部参考,则电流源可以输出。请问这是什么原因? ...

TLV5610的输入是否支持2.5V的IO标准?

想问下TLV5610的输入是否支持2.5V的IO标准?

ADS131M04同一通道,系统重启后,输出的值有偏差是怎么回事?

问题1:离群点软件配置增益为128,电源纹波约为40mV如下图所示,在称重传感器稳定负载的的状态下监测数据,存在若干点明显与其他值不同,且无法复现,请问一下这些离群 ...

ADC09QJ1300-Q1 TIRGOUT无输出是怎么回事?

引脚配置PD默认下拉、PLL_EN、PLLREF_SE默认拉高,选择外部时钟50M信号输入。寄存器配置地址和寄存器值按图片顺序来进行配置,实际ADC PLLREF_CLK output 是正常输 ...

ADS62P49降低采样率,使用50M采样,除了“enable low speed mode”的寄存器,还需要更改其他的设置吗?

采样时钟用AD9516芯片提供LVDS类型时钟,整个AD采集卡通过FMC接口与FPGA相连。拿到的demo程序是250M采样的,我现在需要一个50M采样的配置。已经更改了AD9516的输出时钟配 ...

ADS131A04级联后报错2210,ADC无数据输出是怎么回事?

同样硬件 配置为parameter A_SYS_CFG = 24'h4be200;parameter D_SYS_CFG = 24'h4ca800;旧程序因为没有正确配置从片,主片可以正常读取ADC数据,DRDY信号正确 ...

ADS1291在心电测量中这四个10M欧姆电阻的作用是什么呢?

图中R3、R4以及R5、R6的作用是什么呢,在我看来是将IN1P/N的电压拉升到(AVDD+AVSS)/2,那么这么做是为什么呢?请指教。

ADS8361未设计成双极性输入的情况下,可否实现0-5V模拟输入的采样?

我的目标:实现0-5V模拟信号4路差分输入采样,adc转换。并以20K(或者20K倍数)的adc输出速率把adc转换的数据给主控问题一:ADS8361未设计成双极性输入的情况下,可否实 ...

DAC8830使用fpga驱动时无法获得预期幅值,为什么?

我使用fpga设计了DAC8830芯片的驱动,仿真时可以看到输出数据是从16\'d0到16‘d65535变化的正弦信号,但是实际接入DAC8830芯片以后获得的是一个幅值300mV,3.0V~3.3V ...

两个高速ADC的CLK时钟如何做到同步无相位差?

你好,我们有个需求计划使用两个高速ADC,ADS5546,一个用于采集电压,一个用于采集电流,最终测量出实时的V-I曲线,所以想确认下,两个ADC同时采集数据时:    ...

如何在同步主机模式下完成初始化并且获取到ADS131A04的数据?

我想要使用ADS131A04的同步主机模式,但是并没有找到相关的说明或者例程。我目前可以收到时钟信号并且可以在示波器上看到FF04的返回,因为时钟没有间隙所以使用spi从机去 ...

TSW14J50 EVM通过High Speed Data Converter Pro GUI采集数据时,在采集选项卡内勾选了连续采集会怎样工作?

我现在计划通过ADS54J64EVM配合TSW14J50 EVM进行两通道1Gsps的数据采集,我注意到高速数据转换器专业版GUI的说明文件中写了:以通过选中相应的复选框来连续采集。我有一些 ...

ADS1299器件手册里的这个衰减怎么计算出来的?

我的计算过程:33uV x 10.3/(952+10.3) = 0.35uV ?而不是要求的3.5uV,请指教

DAC38J84测试时有杂散和谐波怎么解决?

DAC38J84测试时有杂散和谐波,杂散的大小影响了SFDR,目前输出60/50/70MHz IF点频信号。在这些频点中杂散点均有出现,通过大量测试,这些杂散点有一定规律,下图是60M输出 ...

使用28PIN的ADS1248芯片时,25脚DRDY引脚,在什么情况下会一直不出现低电平?

在使用28PIN的ADS1248芯片时,25脚DRDY引脚,在什么情况下会一直不出现低电平,目前有出现过因为等待DRDY引脚拉低电平,导致单片机陷入死循环的问题,问题是极低概率出现 ...

为什么有的ADC采集板PCB设计中TOP层和BOTTOM层要填充GND网络铜皮,而有的就不用填充?

你好,    请问为什么有的ADC采集板PCB设计中TOP层和BOTTOM层要填充GND网络铜皮,而有的就不用填充。    请问有没有关于此方面的设计案例和参考资 ...

ADS1219它的输入阻抗是多少?

我希望能进行微弱电流的检测(1-100nA),我对精度要求不高,误差±5nA都可以,我对采样速率和延时也没有太大的要求,因为我的信号是近似直流的缓慢变化电流,我看了ADS121 ...

ADS131A04高OSR配置下没有数据,全是0的原因?怎么解决?

我在测试时发现将OSR设置为D/E时会出现数据位全为0的问题。我的配置是同步主机模式,M0-M2全部接地,通道1-4全部使能,不使用CRC,数据帧长度浮动,因此单个数据帧应为15 ...

ADC3583是否支持多片同步(ADC采样同步)?

我有一个应用打算使用4片ADC3853进行4通道的信号同步采集,采样率为64Msps,我希望这4片ADC3583能在同一时刻采集信号(即采样同步),然后将采集到的原始数据(即不抽取) ...

为什么设置ads1292采样频率为1khz,但是drdy中断信号频率只有250hz?

使用内部时钟,fclk是512khz,经过4分频到fmod,设置adc采样率为1000hz,但是实际中断信号只有250hz

ADS9817的4个通道,是不是有独立的采样保持器?

你好专家,请问同一个ADC下的4个通道,是不是有独立的采样保持器?手册上没有找到。谢谢

关闭

站长推荐 上一条 /6 下一条