发 帖  
ads1282如何设置成24bit数据输出?

ads1282  如何设置成 24bit数据输出?

TLV5610将LOAD引脚和片选FS引脚在初始化的时候就拉低,SPIDAC芯片就没有输出了,为什么?

我在调试TLV5610的时候遇到了一些问题。下图是我最初的SPI程序,依照TI的例程修改而来。DAC芯片输出正常FS_LOAD,FS_CLR是两个GPIO的宏定义,用于拉高或拉低GPIO。但我 ...

ADS1120测量峰值无法达到参考电压,为什么?

你好,我在使用ads1120读取值时出现了问题,设置采用REFP0  REFN0 分别接地和5v作为参考电压,理论上四个通道单端模式下的峰值应该为5v,寄存器值应该为32767, ...

ADC3662给采样时钟和DCLK之后,FCLKOUT以及DCLKOUT无时钟输出,为什么?

ADC3662给采样时钟和DCLK之后,FCLKOUT以及DCLKOUT无时钟输出,同时测量DCLKIN管脚无二极管,是需要对芯片进行配置吗?

DDC264配置寄存器数据写入和320 DCLK时钟脉冲后的回读数据结构是什么?

配置寄存器数据写入和320 DCLK时钟脉冲后的回读数据结构是什么?根据注和表9,16位配置寄存器数据,4位修订ID, 300位校验模式,怎么可能有1024 TOTAL READBACK BITS, form ...

求助,ADS1294有关导联脱落检测相关配置问题求解答

我们的设计采用的是ADS1294芯片前三个通道采集心电信号。基本功能都正常,心电信号采集也正常,但在调试中发现一个现象:就是将导联电极扣脱落放置在桌上的时候,系统电流 ...

ADS1263读取出的电压值在超过50mv后依旧会跳变回0,为什么?

在读取全桥压力传感器压差时,读取的电压值大概是实际的100倍。然后在读取到的电压值达到5000mv之后会跳变会0,再重新从0开始增长。实际测得压力传感器的压差超过50mv之后 ...

ADS1299如何在寄存器中配置右腿驱动?

我的连接 如图,想问如何在寄存器中配置右腿驱动,是将CONF3配置成EC,BIAS SENSP和BIAS SENSN配置成EE吗?还是说别的寄存器的配置? ...

将AFE5818与TSW1400连接好,按照说明运行程序后出现了error 1003的问题,怎么解决?

我将AFE5818与TSW1400连接好后,按照说明运行程序后,出现了以下问题在我换了一台pc后又出现了error 1003的问题,我使用的是windows11,安装了.Net 3.5,我也检查了没有 ...

DAC38J82使用内部PLL无法产生采样时钟怎么解决?

没有使用内部锁相环,DAC能够正常工作。使用内部PLL无法产生采样时钟,读config108 0x0003  输入时钟250M 需要产生1GHz采样时钟下面是用GUI生成的寄存器配置 ...

ADC12DJ3200使用JMODE0的模式下,线速度如何计算?

ADC12DJ3200使用JMODE0的模式下,线速度如何计算,使用Lane Rate = (M x S x N’ x 10/8 x FC)/L此公式无法计算,并且FC的频率是采样率/S吗? ...

求助,关于DAC7311双极性输出问题求解

请教两个问题:1、DAC7311手册9.2.3节双极性输出操作中给了一个例子,最终输出可以有±5V。我的问题是放大器不需要±电压吗?2、sync引脚就是片选CS脚吧,因为一个spi ...

请问TLA2528数据如何读出?

我在使用FPGA控制这款adc的时候遇到了以下几个问题1.我将adc配置成auto_sequence mode时,按照下列的配置顺序及配置值进行配置是否有误(1)SEQUENCE_CFG :0X00(2)PIN_ ...

AMC7812没有识别造成MISO读取数据不对原因?

根据AMC 的SPI 时序:根据我对上图的理解,我在SPI控制代码设置了CPHA=0,CPOL=0。我看CS使能拉低,前SCLK是低脉冲,认为CPOL=0,而相位延迟(CPHA)的地方为设置0,SPI频 ...

是否可以通过表 8-29. JMODE 8的模式下同时传输3个ADC的数据好让我在SFP+部分进行打包传输给以太网?

我是否可以通过 表 8-29. JMODE 8 (12-bit, 4/2/1 lanes, 64B/66B) 的模式下同时传输3个ADC的数据好让我在SFP+部分进行打包传输给以太网 ...

ADS1256IDBR出现转换失败,没有响应的问题,请问是什么原因导致的呢?

您好,ADS1256IDBR出现转换失败,没有响应的问题,请问是什么原因导致的呢?

ADS1299如果要量测到α β θ δ 等波段是否需加filter才能清楚看到波型?

ADS1299目前使用250 SPS , Bandwith约65 Hz如果要量测到α β θ δ 等波段是否需加filter才能清楚看到波型如delta (0.5–4 Hz), theta (4–8 Hz), alpha (8–12 Hz), be ...

ADS1298RECGFE-PDK无法正确读到寄存器的值,而读取通道数据时,读到的是“C0 C0 00 00”,为什么?

无法正确读到寄存器的值,而读取通道数据时,读到的是“C0 C0 00 00”,这是什么问题

DAC7714和DAC7715有区别吗?DAC7714支持最大的SPI通信速率是多大?

我有几个关于DAC7714的疑惑想请教一下~1.DAC7714和DAC7715这两款芯片有区别么?2.有几个参数我不太明白是什么意思  (1)settling time 指的是什么时间 (2) ...

怎样准确合理测试单板上DAC80504输入的系统噪声?

请教,我们做的数/模混合电路,板上有ADC与DAC ; ADC的系统噪声测试,就是把输入短路or开路,记录ADC的输出 ;基本可以评价系统ADC的噪声大小;请教DAC的噪声怎样测试, ...

ADS1256伪差分输入时,测量大电压出现抖动,为什么 ?

我使用ADS1256制作了一个数据采集模块,并使用4.8V电压向AVDD供电。ADC通过约1Mhz的SPI协议与单片机通信,单片机再用串口将采样数据发送到电脑。另一个恒压源向ADC输入信 ...

DAC38J82无数据输出,卡在CGS阶段怎么解决?

用的LMK04828给DAC和FPGA时钟DAC配置LMF=421,K=20,子类1,用的link0DAC38J82,无数据输出,卡在CGS阶段,确认FPGA一致在循环发k码,但是DAC的sync在发出同步请求后一直为 ...

ADS1292为了计算电压平均值或有效值,需要使用上MHZ采样率的ADC吗?

目前示波器测得以下PWM信号波形(频率为20~100KHZ,电压幅值设计为5V):主要是有大约500KHZ的纹波(幅值约占整体幅值的1/3),现在不想用示波器而是想要通过数据转换+STM ...

DAC61416无法正常SPI通信,无法写入代码,为什么?

这是我的原理图,在实际使用时,发现spi写入有问题,无法写入代码

ADC12DJ3200采样谐波很大的原因?怎么解决?

使用ADC12DJ3200自己开发的板子,2.4G采样率,JMODE3,16lane,双通道模式,输入264MHz,-1dBFS单频信号,信号源输出加了低通滤波器抑制谐波,采样分析谐波不到-50dBFS, ...

ADS1298采用菊花链模式时,第二片板子不工作是怎么回事?

检查了寄存器配置没有问题,时钟的话,第一片1298使用内部时钟,并且时钟输出给第二片1298,但是我没有放在一个PCB板子上面,而是用杜邦线传输时钟和SPI通信的时钟和数据 ...

ADS7853最终输入AINP的值不是VIN,是2FSR_ADC-VIN,这怎么控制啊?

运放一算,好像最终输入AINP的值不是VIN,是2FSR_ADC-VIN,这怎么控制啊

qjqb 2024-11-19 来源:TI论坛 35阅读量 2评论
ADS8861时钟配置,监测SCLK和DOUT波形,发现存在SCLK和DOUT同时动作的情况,该波形或者时序是否正确?

你好,ADS8861时钟配置问题,请帮忙看看,谢谢!问题描述:监测SCLK和DOUT波形,发现存在SCLK和DOUT同时动作的情况,该波形或者时序是否正确?若波形正确的,那么此 ...

启动ADC converter,EOC同时由高电平变为低电平,Teoc为0us,为什么?

我们的START和ALE连接到一个管脚,使用STC89C52控制,ADC的时钟为28K,启动ADC转换即Star由低电平变为高电平后,EOC也立即由高电平变为低电平,TEOC的延迟时间为0us,没有 ...

ADS1299的AVDD和AVSS发生短路了,什么原因会导致这种问题?

我自行设计的ADS1299系统,之前正常工作。单昨晚突然发生系统短路,我进行问题排查发现,芯片的AVDD和AVSS发生短路。请问什么情况下会造成这种问题 ...

关闭

站长推荐 上一条 /6 下一条