发 帖  
  • 回答了问题 2020-6-17 08:36

    哪个引脚号是全局复位?

    jenny.sun@optiscend.com写道: FPGA:xc7v585tffg1761 就像时钟一样,有很多GCLK引脚。 我不知道它是否有全局复位引脚。 谢谢 PROGRAM_B被认为是任何Xilinx FPGA的全局复位。 它强制重新配置并将FPGA返回到已知状态 ...
  • 回答了问题 2020-6-16 16:31

    freertos的时间片轮转中怎样设置一个task所占的时间片周期?

    你的需求好奇怪,要是都是5ms周期就设置时钟周期5ms呗,要是这两个任务执行完长于1ms,中间又不想被打断,就临界代码保护,不知道理解的对不
  • 回答了问题 2020-6-16 15:41

    如何连接Virtex5 2.5V LVCMOS IO至3.3V LVCMOS Spartan3 FPGA?

    waris.mohammad写道: 是否可以将Spartan3 FPGA的3.3V LVCMOS o / ps连接到Virtex 5的2.5V LVCMOS输入,反之亦然。 3.3V输入的逻辑阈值可能与2.5V输出兼容,也可能不兼容。 所以它可能会或可能不会可靠地工作。 3.3V ...
  • 回答了问题 2020-6-16 14:53

    如何连接Virtex5 2.5V LVCMOS IO至3.3V LVCMOS Spartan3 FPGA?

    waris.mohammad写道: 是否可以将Spartan3 FPGA的3.3V LVCMOS o / ps连接到Virtex 5的2.5V LVCMOS输入,反之亦然。 3.3V输入的逻辑阈值可能与2.5V输出兼容,也可能不兼容。 所以它可能会或可能不会可靠地工作。 3.3V ...
  • 回答了问题 2020-6-16 14:21

    如何使用DMC为LX50T Virtex-5内的触发器生成时钟

    fatima06写道: 大家好, 我正在使用DMC为LX50T Virtex-5内的触发器生成时钟。 我在CLKIN和CLKO之间有一个很大的延迟,即DCM内的Feddback延迟元件无法调整。 这个器件的两个时钟(CLKIN和CLKO)之间的最大偏移(延迟 ...
  • 回答了问题 2020-6-16 14:00

    如何使用VIRTEX4(XC4VSX35-11FF668)设计了一块电路板

    rehanbunny写道: 你好, 我使用VIRTEX4(XC4VSX35-11FF668)设计了一块电路板。 Impact检测FPGA& PROM,我可以编程我的FPGA。 使用Chipscope pro我可以看到toggelled输出信号。 问题是关于GPIO输出,我看不 ...
  • 回答了问题 2020-6-16 10:39

    如何将带有FMC-105调试卡的ML605板连接起来?

    praveendath92写道: 对不起,如果我错在这里,Aas ML605支持IOSTANDARD LVCMOS12我想假设有一种将VCC设置为1.2V的方法,可能是重新定位跳线或将1.2V从外部电源连接到某些引脚。 请记住,FPGA芯片本身支持1.2V I / O ...
  • 回答了问题 2020-6-16 10:29

    如何使用iodelay_group示例的idelayctrl

    ocaldwell写道:我明白了。 我错误地认为IBUFG和IBUFGDS也会自动推断出一个BUFG,因为它是一个时钟输入原语。 啊,看,这就是问题。 工具应该推断出BUFG。 听起来像个臭虫。 ----------------------------是的,我这 ...
  • 回答了问题 2020-6-16 10:26

    求提高速度的建议?

    petersk写道: 那是在合成后的时间报告中。 这是一个无趣的报告。通过布局布线工具运行设计。 ----------------------------是的,我这样做是为了谋生。
  • 回答了问题 2020-6-16 10:05

    如何使用iodelay_group示例的idelayctrl

    ocaldwell写道: 我终于开始工作了。 我不得不通过BUFG原始路由200 MHz参考时钟,以便IDELAYCTRL不会被优化掉。 从IBUFGDS,甚至IBUFG开车都行不通。 似乎只有一个BUFG才能做到这一点。 -Otto 那是因为REFCLK输入是 ...
  • 回答了问题 2020-6-16 09:54

    如何将带有FMC-105调试卡的ML605板连接起来?

    praveendath92写道: 我刚收到一张支票。 该卡似乎只支持2.5V逻辑1 :(有没有办法可以配置VCC 1.2V的电路板。我不明白IOSTANDARD之间的区别,它们似乎都给出了相同的逻辑1值。 基本上,IOSTANDARD告诉工具哪个电源电 ...
  • 回答了问题 2020-6-16 09:39

    求提高速度的建议?

    尝试管道乘法/累加。 ----------------------------是的,我这样做是为了谋生。
  • 回答了问题 2020-6-16 09:14

    如何将带有FMC-105调试卡的ML605板连接起来?

    praveendath92写道: 你能给我一些指针来找出调试卡上的VCC引脚吗? 我只看到VADG,VCC3V3和VCC_12P以及它上面的许多GND引脚。 但不是VCC。 没有原理图,没有时间去做,没有。 可能会发现连接不支持1.2V I / O. 这是 ...
  • 回答了问题 2020-6-16 09:02

    如何将带有FMC-105调试卡的ML605板连接起来?

    praveendath92写道: 你好, 要求: 我有一个芯片,其逻辑1为1.2V,0为0V。 我打算将这个芯片与带有FMC-105调试卡的ML605板连接起来。 到目前为止: 我在UCF文件中进行了引脚分配,并将IOSTANDARD设置为LVCMOS12。 ...
  • 回答了问题 2020-6-15 15:03

    FIFO问题如何解决

    sunimal123写道: FIFO具有独立时钟(读时钟和写时钟)。 我确实模拟了FIFO写入部分。 但我无法模拟读取部分,因为我不知道读取时钟侧的信号的时间。 谢谢 如何在不理解的情况下设计一些东西? -------------------- ...
ta 的专栏
关闭

站长推荐 上一条 /9 下一条

返回顶部