完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛
|
|
相关推荐
2个回答
|
|
|
在高速电路把地连起来一般也是我们EVM的做法,可以保持地的完整性和减小回流阻抗等高频问题。
关于第一个问题,一般逻辑输出会相对于负载有所变化,如果是高阻一般能输出到接近VCC,如果用满负载电流,例如16mA等,FPGA或者逻辑器件会可能降低到VCC-0.4类似的极限。这类曲线图也许是由于比较多且没什么必要放在FPGA或者逻辑器件的手册里,有的就没写,你看看能找到吗? 因为由于复杂度和成本考虑,半导体厂商不太可能在量产的时候对每个芯片全部参数值都测一遍再出厂。 |
|
|
|
|
|
根据您提供的信息,ADC08D500的控制引脚电平要求与1.8V LVCMOS电平不兼容。在这种情况下,您可以考虑以下几种解决方案:
1. 使用电平转换器(Level Shifter):电平转换器可以将1.8V LVCMOS电平转换为ADC08D500所需的电平。您可以在市场上找到许多电平转换器,它们可以将1.8V电平转换为其他电平,如1.65V或1.7V。这样,您可以将FPGA的输出电平转换为ADC08D500所需的电平。 2. 使用电压调整器(Voltage Regulator):您可以考虑使用电压调整器将FPGA的输出电压调整到ADC08D500所需的电平。这种方法可能需要一些额外的电路设计,但可以确保电平兼容性。 3. 修改FPGA的输出电平:如果您有权限修改FPGA的配置,您可以尝试调整FPGA的输出电平,使其与ADC08D500的电平要求兼容。这可能需要一些额外的硬件设计和调试,但可以解决电平兼容性问题。 4. 选择其他兼容的ADC芯片:如果您无法解决电平兼容性问题,您可以考虑选择其他与1.8V LVCMOS电平兼容的ADC芯片。市场上有许多ADC芯片,它们的电平要求与1.8V LVCMOS电平兼容,您可以根据您的需求选择合适的芯片。 总之,解决ADC08D500控制引脚电平兼容性问题的方法有很多,您可以根据您的实际情况和需求选择合适的解决方案。希望这些建议对您有所帮助。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
576 浏览 0 评论
1636 浏览 0 评论
2070 浏览 0 评论
为啥BQ7693003DBTR芯片在和BQ769X0盒子通讯时收不到信号?
1527 浏览 0 评论
DSP 28027F 开发板 XDS100v2调试探针诊断日志显示了 Error -150 (SC_ERR_FTDI_FAIL)如何解决
1365 浏览 0 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1779浏览 29评论
2806浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
1737浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
1651浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
1662浏览 13评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-8 08:51 , Processed in 0.800616 second(s), Total 81, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
562