完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛
|
|
相关推荐
2个回答
|
|
|
1. AD的正常工作逻辑确实是先采样,后转换。但是此处在HOLDX引脚置低之前,其实A,B,C三个通道的采样电容一直在进行采样操作,当HOLDX引脚置低后,采样电容前的开关断开,采样电容不再与采样信号相连,但保持了断开时刻的信号值,随即进入转换的操作。在转换完成后,采样电容重新进行采样(信号对采样电容充电),即datasheet中t4的时间。下一个HOLDX置低后,再一次进入转换周期,,,周而复始
2.BUSY引脚是AD芯片内部产生的信号,在正常的工作状态下,确实是滞后于HOLDX的下降沿,两者之间的间隔取决于t11和下一个HOLDX信号的出现时刻,并不固定,详细可以参照datasheet中14页BUSY部分的描述 |
|
|
|
|
|
ADS7864是一款12位逐次逼近型模数转换器(ADC),用于将模拟信号转换为数字信号。在ADS7864中,BUSY引脚用于指示转换状态,而HOLDX引脚用于控制转换的启动。
当HOLDX引脚被拉低时,ADS7864开始一个新的转换周期。在这个周期中,首先进行的是采样阶段,即从模拟输入信号中获取一个瞬时值。采样完成后,ADS7864进入转换阶段,将采样值转换为数字信号。 关于BUSY引脚电平变低的原因,这是因为在转换阶段,ADS7864需要一定的时间来完成数字信号的转换。在这个过程中,BUSY引脚保持低电平,表示转换正在进行。当转换完成后,BUSY引脚电平变高,表示转换已经完成。 至于HOLDX的下降沿先于BUSY的下降沿,这是因为在HOLDX引脚被拉低后,ADS7864需要一定的时间来启动采样和转换过程。在这个过程中,BUSY引脚电平会随之变低。两个下降沿之间的时间间隔并不是固定的,因为它取决于ADS7864的采样和转换速度,以及外部电路的设计。 总结一下,ADS7864在HOLDX引脚被拉低后,首先进行采样,然后进行转换。在这个过程中,BUSY引脚电平会随之变低。两个下降沿之间的时间间隔并不是固定的,取决于ADS7864的采样和转换速度以及外部电路的设计。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
549 浏览 0 评论
1613 浏览 0 评论
2047 浏览 0 评论
为啥BQ7693003DBTR芯片在和BQ769X0盒子通讯时收不到信号?
1513 浏览 0 评论
DSP 28027F 开发板 XDS100v2调试探针诊断日志显示了 Error -150 (SC_ERR_FTDI_FAIL)如何解决
1337 浏览 0 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1756浏览 29评论
2781浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
1724浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
1634浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
1645浏览 13评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 01:18 , Processed in 0.663127 second(s), Total 48, Slave 41 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
268