完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
您好,是的,data rate是和CLKIN有关的,参考下面data rate的测试条件,可以看到当low power |
|
|
|
您好!关于您的问题,我会尽量提供帮助。
1. 关于ADS131M04的输出速率问题: ADS131M04的输出速率确实取决于CLKIN的速率。根据您的描述,您已经使用了8.192MHz的外接晶振,并且High-resolution模式下工作正常。您提到在将模式改为Very-low-power或Low-power时读取数据异常,这可能是因为这些模式下的输出速率与您的CLKIN速率不匹配。 您的猜测是正确的,通常情况下,Low-power模式需要将晶振改为4.096MHz,而Very-low-power模式需要将晶振改为2.048MHz。这是因为在这些低功耗模式下,ADC的采样率会降低,因此需要降低CLKIN的速率以匹配这些模式的输出速率。 2. 关于读取数据时是否需要判断DRDY等于低电平之后: 是的,在读取数据时,您需要等待DRDY(数据就绪)引脚变为低电平,这表示新的数据已经准备好被读取。在DRDY变为低电平之后,您可以从ADS131M04的数据寄存器中读取数据。这样可以确保您读取到的数据是最新的,并且已经准备好被处理。 总之,您需要根据您的应用需求和功耗要求选择合适的工作模式,并相应地调整CLKIN的速率。同时,在读取数据时,确保等待DRDY引脚变为低电平后再进行数据读取。希望这些信息对您有所帮助! |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
702 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
613 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1075 浏览 1 评论
771 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
535 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
180浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
139浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
134浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
128浏览 12评论
GD32F303RCT6配置PA4 ADC引脚,将PA2代替key功能,PA2连接时无法实现预期功能,为什么?
76浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-2 09:03 , Processed in 1.058558 second(s), Total 52, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号