完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
您好,FG校验应该在初始化过程中完成的,FG_done一直没有拉高。建议先检查下初始化顺序,参考数据手册的8.3部分的初始化顺序
|
|
|
|
ramp 模式是指的Ramp Test Pattern 是吗?
是否采用GUI配置的?如果是的话,建议将GUI的配置截图附上看下。 JESD204B ramp模式由每个输出数据通道的八位元值组成,当转换为JMODE0,1,1或3的12bit样本时,不会产生非常有用的数据 模式,如果想查看12bit的测试模式,建议使用JESD204Bshort transmission test mode。 |
|
|
|
根据您的描述,ADC12DJ3200采样数据在FPGA端随机性出现错点,可能的原因有以下几点:
1. 硬件连接问题:请检查ADC12DJ3200与FPGA之间的连接是否正确,包括数据线、时钟线、控制线等。确保连接稳定且无短路、断路现象。 2. FPGA配置问题:请检查FPGA的配置文件(如.bit文件)是否正确,以及FPGA的引脚配置是否与ADC12DJ3200的引脚相匹配。错误的配置可能导致数据传输错误。 3. 时钟同步问题:请确保ADC12DJ3200的采样时钟与FPGA的时钟同步。如果时钟不同步,可能导致数据采样错误。 4. 寄存器配置问题:您提到2C1寄存器为0000_0010,208寄存器为0111_1100。请检查这些寄存器的配置是否正确,以及是否与ADC12DJ3200的数据手册中的推荐设置相匹配。 5. 软件问题:请检查FPGA端的软件代码,确保数据接收、处理和存储逻辑正确。错误的软件逻辑可能导致数据错误。 6. 电源问题:请检查ADC12DJ3200和FPGA的电源是否稳定,电压是否在规定的范围内。不稳定的电源可能导致数据错误。 7. 干扰问题:请检查周围环境是否存在电磁干扰,如其他电子设备、电源线等。电磁干扰可能导致数据错误。 为了解决这个问题,您可以尝试以下步骤: 1. 检查硬件连接,确保连接正确且稳定。 2. 检查FPGA配置文件和引脚配置,确保与ADC12DJ3200相匹配。 3. 检查时钟同步,确保ADC12DJ3200的采样时钟与FPGA的时钟同步。 4. 检查寄存器配置,确保与ADC12DJ3200的数据手册中的推荐设置相匹配。 5. 检查FPGA端的软件代码,确保数据接收、处理和存储逻辑正确。 6. 检查电源稳定性,确保电压在规定的范围内。 7. 检查周围环境是否存在电磁干扰,并采取相应的屏蔽措施。 通过以上步骤,希望能帮助您找到问题的原因并解决ADC12DJ3200采样数据在FPGA端随机性出现错点的问题。 |
|
|
|
只有小组成员才能发言,加入小组>>
351 浏览 1 评论
546 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
790 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
660 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1140 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
87浏览 29评论
325浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
262浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
211浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
69浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-29 03:53 , Processed in 1.032482 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号