完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
3个回答
|
|
使用的内部振荡器,那就是fclk=4.096MHZ,tclk=1/4.096MHZ,延迟时间就是 50 μs + 32 · (1/4.096MHZ);
表11是不同data rate下的转换时间,也是以tclk为单位的,但是与这个延迟没有关系。 |
|
|
|
表11是不同data rate下的转换时间,204850表示的是204850个t(CLK)。 |
|
|
|
您的计算过程基本正确,但有一些细节需要注意。首先,我们需要了解ADS1120的一些基本概念。
ADS1120是一款模数转换器(ADC),用于将模拟信号转换为数字信号。在您的示例中,您提到了正常模式、20SPS(每秒采样次数)和单次采样。这些参数会影响ADS1120的延时计算。 1. 正常模式:在正常模式下,ADS1120会按照设定的采样率进行连续采样。 2. 20SPS:这意味着每秒采样20次。 3. 单次采样:这意味着每次采样都需要一定的时间来完成。 现在我们来计算延时。根据您提供的信息,您使用的是32M的外部时钟。在8.3.5的表11中,t(CLK)的值为204850,这是基于4.096M外部时钟的值。因此,我们需要将这个值转换为32M外部时钟下的值。计算方法如下: t(CLK) = 204850 / (4.096M / 32M) = 204850 / (1/8) = 204850 * 8 = 1638800 ns 接下来,我们需要计算延时。根据9.1.6的示例,延时公式为: 延时 = 50 μs + 32 * t(CLK) 将我们计算出的t(CLK)值代入公式: 延时 = 50 μs + 32 * 1638800 ns = 50 μs + 52428000 ns = 52478000 ns 将延时转换为微秒: 延时 = 52478000 ns / 1000 = 52478 μs 所以,您的计算结果应该是52478 μs,而不是819442 μs。希望这个解释能帮助您理解ADS1120延时的计算方法。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
686 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
601 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1055 浏览 1 评论
744 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
526 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
169浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
130浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
128浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
125浏览 12评论
GD32F303RCT6配置PA4 ADC引脚,将PA2代替key功能,PA2连接时无法实现预期功能,为什么?
59浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-27 00:45 , Processed in 0.877478 second(s), Total 55, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号