完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
请注意,当使用1PPS输入时,DPLL的相位需要时间(几分钟)才能锁定。要锁定的DPLL阶段有什么问题吗?需要锁定DPLL相位,以便更快地同步1PPS输入和输出。话虽如此,当使用1PPS输入时,您当前的配置设置为最佳DPLL锁相时间。 2.启用ZDM后,请切换(打开和关闭)SYNC_SW位,以触发输入和输出时钟的同步。 |
|
|
|
为了加快LMK05318的同步速度并实现几分钟内的相位同步,您可以尝试以下方法:
1. 调整TICS Pro中的设置: - 增加锁相环(PLL)的带宽:增加PLL的带宽可以加快同步速度,但可能会导致输出频率的偏差。您可以在TICS Pro中调整PLL带宽设置,以找到合适的折中方案。 - 调整时钟检测器(CD)的灵敏度:提高CD的灵敏度可以加快同步速度,但可能会导致误同步。您可以在TICS Pro中调整CD灵敏度设置,以找到合适的折中方案。 2. 优化硬件设计: - 确保参考输入信号质量良好:检查GPS接收模块的输出信号质量,确保其稳定且无噪声。如果需要,可以使用低通滤波器来减少噪声。 - 优化电源和地线布局:确保LMK05318的电源和地线布局良好,以减少电源噪声和地线反弹对同步速度的影响。 3. 检查配置文件: - 根据您的需求,检查配置文件中的设置是否合适。以下是一些建议: - 确保参考输入频率设置正确:检查配置文件中的参考输入频率设置是否与GPS接收模块的输出频率一致。 - 检查输出时钟设置:确保配置文件中的输出时钟设置(如频率、相位等)符合您的需求。 - 检查PLL和CD设置:根据您的需求,检查配置文件中的PLL和CD设置是否合适。 综上所述,您可以尝试调整TICS Pro中的设置、优化硬件设计以及检查配置文件,以加快LMK05318的同步速度并实现几分钟内的相位同步。请注意,这些方法可能会影响输出频率的偏差,因此需要在同步速度和频率偏差之间找到合适的折中方案。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
666 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
597 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1047 浏览 1 评论
730 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
519 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
157浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
119浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
122浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
121浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
163浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-21 21:32 , Processed in 0.887629 second(s), Total 84, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号