完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
|
|
|
|
ADC3101的采样率确实由其内部的音频时钟生成器(Audio clock generation)来决定。根据您的描述,您已经将BCLK作为PLLCLK_IN输入到ADC3101中。在这种情况下,ADC3101的采样率确实可以通过以下公式计算:
fs = (PLLCLK_IN * K * R) / (NADC * MADC * AOSR * P) 其中: - fs 是采样率 - PLLCLK_IN 是输入到ADC3101的时钟频率 - K 是PLL的反馈系数 - R 是PLL的参考分频系数 - NADC 是ADC的分频系数 - MADC 是ADC的模数转换器分频系数 - AOSR 是过采样比 - P 是PLL的输出分频系数 关于您提到的BCLK/(位深 * 通道数) 对应的fs不一样,这可能是因为您在计算时没有考虑到ADC3101内部的时钟分频和模数转换器分频。在实际应用中,采样率可能会受到这些因素的影响。 为了确保采样率的准确性,建议您参考ADC3101的数据手册,了解其内部时钟生成器的具体实现方式,并根据实际硬件配置进行计算。此外,您还可以通过实验验证采样率,例如使用示波器或逻辑分析仪测量ADC3101的输出数据,以确保采样率符合预期。 |
|
|
|
只有小组成员才能发言,加入小组>>
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
562 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1011 浏览 1 评论
645 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
486 浏览 1 评论
1011 浏览 0 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
111浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
86浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
104浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
95浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
115浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-1 02:10 , Processed in 0.860407 second(s), Total 83, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号