完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
您好,我想把pll_clk时钟输出看下,配置了: 0x19 0x01 (CDIV_CLKIN = BCLK,配置成PLL_CLK没输出,想尝试bclk是否ok) BCLK是外部输入,这样配置后,从GPIO1并没有时钟输出,请问这样配置正确吗? 另外也尝试配置了 0x35 0x06(DOUT = CLKOUT output),也没什么用。 |
|
相关推荐
3个回答
|
|
参考clock gen的流程图: [color="#333333"] 首先Register0x04的bit4配置PLL_CLKIN的输入源是来自MCLK还是BCLK(下面流程图配置的来自于MCLK)。其次就是配置寄存R04~08的PLL的分频系数,按照这个流程里面的配置得到的PLL_CLK输出110Mhz的频率。 [color="#333333"] 可以按照这个配置再验证下PLL_CLK 是否有输出。 |
|
|
|
|
|
|
|
您好!关于TLV320ADC3101的PLL_CLK时钟输出配置,您可以尝试以下步骤:
1. 首先,确保您的硬件连接正确,包括BCLK输入和GPIO1输出。 2. 根据您的描述,您已经尝试了以下配置: - 0x34 0x10(Page 0 / Register 52,DMDIN output = CLKOUT output) - 0x19 0x01(CDIV_CLKIN = BCLK) - 0x35 0x06(DOUT = CLKOUT output) 3. 您可以尝试以下配置: - 设置PLL时钟源:0x19 0x00(CDIV_CLKIN = PLL_CLK) - 设置PLL倍频因子:0x1A 0x04(PLL_M = 4) - 设置PLL分频因子:0x1B 0x01(PLL_N = 1) - 设置PLL输出时钟频率:0x1C 0x00(PLL_P = 0) - 设置PLL输出时钟相位:0x1D 0x00(PLL_Q = 0) - 设置PLL锁定时间:0x1E 0x04(PLL_LOCK_TIME = 4) - 设置PLL输出时钟:0x34 0x10(Page 0 / Register 52,DMDIN output = CLKOUT output) - 设置GPIO1输出:0x35 0x06(DOUT = CLKOUT output) 4. 确保您的BCLK输入频率与PLL配置相匹配。例如,如果BCLK输入频率为12.288MHz,那么PLL倍频因子可以设置为4,PLL输出时钟频率将为49.152MHz。 5. 如果以上配置仍然无法输出时钟信号,请检查您的硬件连接和电源供应是否正常。 希望这些建议能帮助您解决问题。如果还有其他问题,请随时提问。 |
|
|
|
只有小组成员才能发言,加入小组>>
334 浏览 1 评论
528 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
773 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
649 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1126 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
55浏览 29评论
111浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
250浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
197浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
54浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 10:30 , Processed in 0.918527 second(s), Total 85, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号