完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
DCMl输出: clkfx = 100MHz和clkfx_180=100MHz不过相位差180度.
FPGA输出到DAC中,DAC需要FPGA提供data[11:0]和写入时钟. 我用clkfx作为系统时钟,即data[11:0]的时钟是clkfx, 用clkfx_180作为DAC的时钟. 请教应该怎样加约束. |
|
相关推荐
4个回答
|
|
|
|
|
|
FPGA输出到DAC data[11:0]和写入时钟. 请教应该怎样施加"写入时钟的偏移约束".
|
|
|
|
对输入DCM的时钟做周期约束这是必需的。其他的没有什么要做了,在DAC的输入端,如果DAC使用的是同沿采样的话,DAC输入时钟(clk_180)与数据错开了180度的相位差,即时钟采样沿的各有约5ns,应该可以保证DAC的建立时间与保持时间。(PCB的数据线与时钟线应尽量等长不能差的太多)
|
|
|
|
PCB的走线延时很短的,最常见的板子材料,1000mil约180ps的时间。时钟是100M,周期10ns,时钟前后有约5ns的时间,如果PCB走线不是特别变态的那种,是没有问题的。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1333 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1041 浏览 0 评论
2408 浏览 1 评论
2113 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2376 浏览 0 评论
1873 浏览 49 评论
6009 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 17:26 , Processed in 0.833675 second(s), Total 76, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号