完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
亲爱的大家,
我们有一个新的设计,包括xc7a200t和64位SODIMM。 连接取自AC701。 AC701上的SODIMM器件是MT8JTF12864HZ-1G6,因为我们连接了一台kingson KVR1333D3S9 SODIMM。 MT8J ..的基本设备是MT41J128M8,KVR ..的基本设备是K4B2G0846C。 Wetakethe MIG的AC701示例设计,为我们的SODIMM定制了一个部件。 并且还做了必要的引脚映射。 但正常情况下,我们的硬件无法运行。 我们看到init_calib_complete,app_rdy是来自chipscope的0。 这意味着DDR3无法启动。 但是在我们将程序加载到FPGA之后,电路板消耗的电流从170 mA增加到473 mA,这意味着DDR正在发生一些事情。 然后我们从插槽中删除了SODIMM并再次加载程序。 这样可以消耗400 mA的电流。 所以我们的DDR消耗73 mA。 这里有一些问题,从硬件我们别的什么。 但是除了init_calib_complete之外还有其他任何信号或技术可以更深入。 最好的祝福。 |
|
相关推荐
2个回答
|
|
你好
如果init_calib_complete不高并且校准未完成,则MIG将不会移动到用户模式。 按照UG586中硬件调试部分中的步骤调试问题。 问候,萨蒂什----------------------------------------------- --- --------------------------------------------请注意 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用的帖子。感谢.-- ---------------------------- --------------------- ---------------------- |
|
|
|
HI,
电源引脚电压不合适,端接不正确或未使用的引脚默认为标准,可能会产生更高的电流消耗。 如果您使用HR银行尝试使用不同的IN_TERM值。 检查ODT是否正确断言并连接。 你做过IBIS模拟,SI很好吗? Reagrds, Vanitha -------------------------------------------------- -------------------------------------------请在发布前进行谷歌搜索, 您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉 |
|
|
|
只有小组成员才能发言,加入小组>>
2413 浏览 7 评论
2820 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3371 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2456 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1040浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
577浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
434浏览 1评论
1998浏览 0评论
721浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-18 21:05 , Processed in 1.475916 second(s), Total 79, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号