完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛扫一扫,分享给好友
|
大家好。
我遇到的问题是,当K7325T的Tranceiver IP配置为3GHz时,无论PRBS测试模式还是正常工作模式,RXCDRLOCK都会失败。 但是当同一个收发器被配置为5GHz和6GHz的低速率时,RXCDRLOCK正常并被锁定。 我调试了很长时间,找不到根本原因。 谁能给我一些帮助? 谢谢! |
|
相关推荐
3个回答
|
|
|
>任何人都可以给我一些帮助吗?
可能如果您要发布足够的详细信息,因为您现在还没有提供任何重要信息。 您需要描述您为每种模式使用的时钟频率和RX属性,以便任何人能够了解您如何配置GTX。 顺便说一下,线路速率是3,5或6 Gb / s而不是GHz。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
|
|
mcgett写道:
>任何人都可以给我一些帮助吗? 可能如果您要发布足够的详细信息,因为您现在还没有提供任何重要信息。 您需要描述您为每种模式使用的时钟频率和RX属性,以便任何人能够了解您如何配置GTX。 顺便说一下,线路速率是3,5或6 Gb / s而不是GHz。 谢谢你的信息,mcgett。 你是对的,它应该是Gbps。 serdes的输入参考时钟为307.2MHz,选择RXOUTCLKPMA作为RXOUTCLK,自动模式相位对齐,TX缓冲,RX缓冲和QPLL(GTXE2_COMMON)被旁路,8B / 10B被启用。不使用变速箱模块。 CPLLconfiguration:M = 1,N2 = 2,N1 = 5,d = 1。 任何进一步的信息请随时告诉我。 Tthanks |
|
|
|
|
|
这些值表明CPLL VCO将配置为3.07 GHz,这是在正确的范围内,因此这不是问题。
我不确定还有什么可能导致RX CDR无法锁定。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2873 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 01:38 , Processed in 0.635625 second(s), Total 76, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4511
