完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
嗨,我是FPGA的初学者。
如果你读了我的长句,我将不胜感激。 在说出我理解的内容之前,我想解释一下我在做什么。 我的目的是从我的PC到FPGA获取HDMI图像数据(XC7K325T -2 FFG900 .... kintex 7系列) 我用DVI-HDMI电缆(我的电脑有DVI连接)获得HDMI数据。 为此,我有一个HDMI连接器板(我上传了它的数据表)。 所以我使用FPGA的FMC连接器。 在FMC部分,有VADJ。 正如我在FPGA的数据表中所读到的,VADJ的默认设置是2.5V。 但据我所知,连接HDMI线缆时,VADJ应为3.3V。 所以我想控制FPGA的VADJ电压电平。 在我阅读时,我应该在FPGA中移除J65的跳线,然后将myFMC_VADJ_ON_B引脚电平设为低电平。 但它只是设置控制VADJ级别。 我不知道在移除J65并使我的FMC_VADJ_ON_B为低电平后,我应该怎样做才能控制VADJ电压。 我上传了与此问题相关的所有数据表。 AES-FMC-HDMI-CAM-G-FMC_HDMI_CAM_HG_v0_1.pdf 658 KB AES-FMC-HDMI-CAM-G-FMC_HDMI_CAM_Sch_V1.pdf 1970 KB ug810_KC705_Eval_Bd.pdf 4057 KB KC705_revC_sch_110815_wm.pdf 1848 KB |
|
相关推荐
1个回答
|
|
|
@ kbj1213查看此AR https://www.xilinx.com/support/answers/37561.html
如果您有TI USB接口适配器EVM,则可以使用TI GUI并将VADJ设置为2.5V,并对控制器进行编程,使VADJ上电至2.5V。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2873 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 19:55 , Processed in 0.480304 second(s), Total 43, Slave 37 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4171
