完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
我在使用MIG控制器实现DDR3时遇到以下错误 工具:ISE 13.4 设备:virtex 6 警告:ParHelpers:360 - 设计未完全路由。 u_ddr3 / u_memc_ui_top / u_mem_intfc / phy_top0 / clk_rsync u_ddr3 / u_memc_ui_top / u_mem_intfc / phy_top0 / u_phy_data_io / gen_dqs [0] .u_phy_dqs_iob / dqs_p_iodelay u_ddr3 / u_memc_ui_top / u_mem_intfc / phy_top0 / u_phy_data_io / gen_dqs [1] .u_phy_dqs_iob / dqs_p_iodelay u_ddr3 / u_memc_ui_top / u_mem_intfc /phy_top0/u_phy_data_io/gen_dqs[2].u_phy_dqs_iob/dqs_p_iodelay u_ddr3 / u_memc_ui_top / u_mem_intfc / phy_top0 / u_phy_data_io / gen_dqs [3] .u_phy_dqs_iob / dqs_p_iodelay u_ddr3 / u_memc_ui_top / u_mem_intfc / phy_top0 / u_phy_data_io / gen_dqs [4] .u_phy_dqs_iob / dqs_p_iodelay u_ddr3 /u_memc_ui_top/u_mem_intfc/phy_top0/u_phy_data_io/gen_dqs[5].u_phy_dqs_iob/dqs_p_iodelay u_ddr3 / u_memc_ui_top / u_mem_intfc / phy_top0 / u_phy_data_io / gen_dqs [6] .u_phy_dqs_iob / dqs_p_iodelay u_ddr3 / u_memc_ui_top / u_mem_intfc / phy_top0 / u_phy_data_io / gen_dqs [7]。 u_phy_dqs_iob / dqs_p_iodelay警告:ParHelpers:361 - 此设计中有59个无负载信号。 此设计将导致Bitgen发出DRC警告。 ddr3_temp_event_IBUF u_ddr3 / u_memc_ui_top / u_mem_intfc / MC0 / col_mach0 / fifo_ram [0] .RAM32M0_RAMD_D1_O u_ddr3 / u_memc_ui_top / u_mem_intfc / MC0 / col_mach0 / fifo_ram [1] .RAM32M0_RAMA_D1_DPO u_ddr3 / u_memc_ui_top / u_mem_intfc / MC0 / col_mach0 / fifo_ram [1] .RAM32M0_RAMB_D1_DPO u_ddr3 /u_memc_ui_top/u_mem_intfc/mc0/col_mach0/fifo_ram[1].RAM32M0_RAMD_D1_O u_ddr3 / u_memc_ui_top / u_ui_top / ui_rd_data0 / xhdl3.RAM32M0_RAMB_D1_DPO u_ddr3 / u_memc_ui_top / u_ui_top / ui_rd_data0 / xhdl3.RAM32M0_RAMD_D1_O u_ddr3 / u_memc_ui_top / u_ui_top / ui_wr_data0 /公羊[0]。 RAM32M0_RAMA_D1_DPO u_ddr3 / u_memc_ui_top / u_ui_top / ui_wr_data0 /公羊[0] .RAM32M0_RAMD_D1_O u_ddr3 / u_memc_ui_top / u_ui_top / ui_wr_data0 /公羊[1] .RAM32M0_RAMA_D1_DPO u_ddr3 / u_memc_ui_top / u_ui_top / ui_wr_data0 /公羊[1] .RAM32M0_RAMD_D1_O 谢谢娜文G K. |
|
相关推荐
1个回答
|
|
@ naveengk14,
检查以下AR#36195 http://www.xilinx.com/support/answers/36195.html --Syed -------------------------------------------------- -------------------------------------------请注意 - 请标记答案 如果提供的信息有用,请“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢Kudos .------------------------ -------------------------------------------------- ------------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2427 浏览 7 评论
2828 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2295 浏览 9 评论
3377 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2467 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1278浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 15:43 , Processed in 1.490739 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号