完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
Vivado工具(2016.2)可以独立路由Xilinx IP核DDR3 SDRAM控制器(rdf0223-ac701-mig-c-2015-1.zip)。
将mydesign添加到路由可以在合成阶段进行路由,但它处于实现阶段,永远不会在vivado日志控制台中显示警告消息: 无法创建'IBUF_LOW_PWR'约束,因为net'pll80Mhz / clk_in1'未直接连接到顶级端口。 Vivado忽略'IBUF_LOW_PWR',但保留了实现工具。 [C:/ac701_mig/mig_7series_0_example/mig_7series_0_example.runs/impl_1/.Xil/Vivado-7968-PC/dcp_7/pll80Mhz.edf:297] 你知道这个问题会发生什么吗? P.S附件是xilinx DDR3 SDRAM控制器的图像修改。 |
|
相关推荐
1个回答
|
|
你好@ rndso
你能打开合成设计并检查驱动MIG sys_clk_p和sys_clk_n输入的逻辑是什么? 谢谢,迪皮卡.---------------------------------------------- ---------------------------------------------- Google之前的问题 张贴。 如果某人的帖子回答了您的问题,请将帖子标记为“接受为解决方案”。 如果你看到一个特别好的和信息丰富的帖子,考虑给它Kudos(左边的明星) |
|
|
|
只有小组成员才能发言,加入小组>>
2378 浏览 7 评论
2793 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2260 浏览 9 评论
3334 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2426 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
750浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
536浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
359浏览 1评论
753浏览 0评论
1955浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-19 21:28 , Processed in 1.125232 second(s), Total 43, Slave 37 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号