完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在我的Virtex 7器件中,我在AJ8和AJ7上使用差分输入时钟。
我将它运行到差分到单端的缓冲区,然后用它来为我的电脑计时。 现在我已经将输入更改为AJ8上的单端输入。 当我将它路由到IBUFG时,我收到以下错误。 我应该使用LOC来约束IBUFG。 如果是的话,位置是什么? 从文档中看,当我们有单端时钟时,时钟区域变得很重要。 所以我认为在.xdc中使用LOC可以解决这个问题。 请尽快帮忙。 ------------------------------- 这来自错误消息 ------------------------------ 发布初始路由验证 --------------------------------- 严重警告:[Route 35-54] Net:xlnx_opt__10未完全路由。 解决方案:运行report_route_status以获取更多信息。 不可连接的连接类型: ---------------------------- 类型1:IPAD.O-> GTXE2_CHANNEL.GTREFCLK0 ----- Num Open网:4 -----代表网:Net [56] xlnx_opt__10 ----- IPAD_X1Y136.O - > GTXE2_CHANNEL_X0Y16.GTREFCLK0 --- - 驱动术语:IBUF_5 / O加载项[20722]:i_pcie_gt / inst / pipe_wrapper_i / pipe_lane [0] .gt_wrapper_i / gtx_channel.gtxe2_channel_i / GTREFCLK0 阶段3.1初始路由验证| 校验和:d9284450 -------------------------------------------- -------------------------------------------- 这是从重现问题的步骤 -------------------------------------------- 通过仅路由_P(AJ8)将差分改变为单端时钟。 使用IBUFG而不是BUFGDS_GTE2。 更改时钟约束以获取缓冲区的新输出。 如何锁定.xdc中的LOC。 什么是位置。 使用的设备是:xc7v2000tflg1925-1 |
|
相关推荐
4个回答
|
|
我相信这不可能做到......
BUFGDS_GTE2不是常规(即结构)I / O. 它是专用的差分时钟输入,旨在用于GTX的参考时钟; 它直接连接到GTX quad(而不是通过结构)。 有一种通过GTX中的连接将时钟路由到结构的机制,因此将其用作结构时钟。 但是,这不是正常的做法,它与使用“常规”I / O(SRCC / MRCC)的时钟不同。 对于SRCC / MRCC时钟,这些结构时钟可以配置为任何I / O标准(基于VCCO),可以是单端或差分。 然而,GTX参考时钟并不灵活 - 它是差分接收器,并使用CML作为其I / O标准(具有适当的偏置,大多数差分标准可以转换为此输入的兼容摆幅)。 因此,它不能用作单端输入。 如果您确实有一个单端时钟,您可能可以将接收器的N侧连接到中间摆动电压并继续将FPGA配置为差分输入,但这可能不建议(并且可能 有一些讨厌的工作周期问题)。 Avrum |
|
|
|
非常感谢你的回复。
我明白你在说什么。 还有一个问题: 这是我如何通过一个“常规”I / O(SRCC / MRCC)时钟? 在数据表中,它说, AW16 IO_L12P_T1_MRCC_32 所以应该在.xdc文件中 set_property IOSTANDARD LVCMOS18 [get_ports PHY_CLKP] set_property LOC AW16 [get_ports PHY_CLKP] 并在此引脚的输入端使用时钟缓冲器。 谢谢, 舒卜哈。 |
|
|
|
你好
是的,正确约束正极引脚并使用时钟输入缓冲器。 问候,萨蒂什----------------------------------------------- --- --------------------------------------------请注意 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用的帖子。感谢.-- ---------------------------- --------------------- ---------------------- |
|
|
|
从技术上讲,你应该使用属性PACKAGE_PIN而不是LOC,但是(至少现在),该工具会将应用于端口的LOC转换为PACKAGE_PIN。
但是为了正确性和可移植性,我们应该养成使用PACKAGE_PIN的习惯。 Avrum |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
756浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
545浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
366浏览 1评论
1963浏览 0评论
682浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 19:13 , Processed in 1.213617 second(s), Total 83, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号