完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我有一个从一个输入驱动器到4个IDELAYE2的输入,我希望每行都有相同的延迟。
我认为这就是我们所说的偏斜? 为什么每个端点都存在偏斜值。 这是由温度引起的变化吗?我预计只有一个值。 从延迟(ns)偏斜(ns)B11.I SLICE_X43Y137.AX 1.689 0.418 B11.I SLICE_X42Y135.AX 1.724 0.453 B11.I SLICE_X42Y136.AX1.645 0.374 B11.ISLICE_X42Y138.AX1.585 0.314 |
|
相关推荐
2个回答
|
|
S,
没有任何完全匹配的东西。 设备强度不同,电线,电阻,长度等不同。 增加电压和温度,一切都会改变。 Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 |
|
|
|
S,
没有任何完全匹配的东西。 设备强度不同,电线,电阻,长度等不同。 增加电压和温度,一切都会改变。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
只有小组成员才能发言,加入小组>>
2431 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2300 浏览 9 评论
3379 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1403浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
597浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
462浏览 1评论
2015浏览 0评论
739浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-30 06:59 , Processed in 1.448592 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号