完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在Vivado,有一个错误:
“[DRC 23-20]规则违规(UCIO-1)无约束逻辑端口 - 132个逻辑端口中的1个没有为用户分配特定位置约束(LOC)。” 我们可以在IO规划部分找到: 根据UG917, 并在表格下方注明: 1. CCLK是专用引脚,不需要IOSTANDARD或LOC属性。 同时,我们在I / O规划板中找不到引脚“AA9”。 所以,这个问题,如果我们不指定具体的位置约束,就会出现错误,如果我们想要指定特定的位置约束,我们就找不到建议的引脚数。 我该怎么办? 谢谢您的回答。 |
|
相关推荐
1个回答
|
|
tenzinc:
现在我找到了错误的位置,如果我们想使用QSPI IP,我们需要使用spi.xdc文件。 但是在修改xdc文件后出现了一个新问题。 我们需要通过这条指令创建一个sck时钟: “create_generated_clock -name clk_sck -source [get_pins -hierarchical * axi_quad_spi_0 / ext_spi_clk] -edges {3 5 7} -edge_shift [list $ cclk_delay $ cclk_delay $ cclk_delay] [get_pins -hierarchical * USRCCLKO]” 结果如下: get_pins -hierarchical * USRCCLKOWARNING:[Vivado 12-508]没有引脚匹配'* USRCCLKO'。 我不知道,希望你的回复,谢谢。 |
|
|
|
只有小组成员才能发言,加入小组>>
2414 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3371 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2456 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1058浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
577浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
436浏览 1评论
1998浏览 0评论
721浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-19 07:37 , Processed in 1.065927 second(s), Total 48, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号