完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我使用的是Spartan 3E Xilinx入门板。 我想知道它是否可以产生1.8V输出? 我们如何指定输出电压? 问候, AMAN 以上来自于谷歌翻译 以下为原文 Hi, I am using Spartan 3E Xilinx starter board. I want to know whether it can generate 1.8V output ? And how can we specify the output voltage level ? Regards, AMAN |
|
相关推荐
3个回答
|
|
输出电平由施加到I / O单元的电压电平定义。
如果Spartan-3E板上的VCCO不是1.8V,则不会得到0-1.8V输出信号,而是获得0-VCCO输出信号(LVDS是此规则的一个例外)。 为了改变这种情况,您必须更换Spartan-3E板上的VCCO电源。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 The output level is defined by the voltage level that is applied to the I/O cells. If the VCCO on the Spartan-3E board is not 1.8V then you will not get a 0-1.8V output signal and instead you will get 0-VCCO output signal (LVDS is an exception to this rule). In order to change this you would have to change the VCCO power supply on the Spartan-3E board. ------Have you tried typing your question into Google? If not you should before posting. Too many results? Try adding site:www.xilinx.comView solution in original post |
|
|
|
输出电平由施加到I / O单元的电压电平定义。
如果Spartan-3E板上的VCCO不是1.8V,则不会得到0-1.8V输出信号,而是获得0-VCCO输出信号(LVDS是此规则的一个例外)。 为了改变这种情况,您必须更换Spartan-3E板上的VCCO电源。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com 以上来自于谷歌翻译 以下为原文 The output level is defined by the voltage level that is applied to the I/O cells. If the VCCO on the Spartan-3E board is not 1.8V then you will not get a 0-1.8V output signal and instead you will get 0-VCCO output signal (LVDS is an exception to this rule). In order to change this you would have to change the VCCO power supply on the Spartan-3E board. ------Have you tried typing your question into Google? If not you should before posting. Too many results? Try adding site:www.xilinx.com |
|
|
|
嗨,
检查原理图我没有看到任何1.8V VCCO连接到任何组。 没有一个电压调节器输出1.8V电平信号-http://www.xilinx.com/support/documentation/boards_and_kits/S3E_Starter_Schematic.pdf。 检查第5页 谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 以上来自于谷歌翻译 以下为原文 Hi, Checking the schematics i do not see any 1.8V VCCO connected to any of the banks. None of the voltage regulators output a 1.8V level signals - http://www.xilinx.com/support/documentation/boards_and_kits/S3E_Starter_Schematic.pdf. Check Pg 5 Thanks, Anirudh PS: Please MARK this as an answer in case it helped resolve your query.Give kudos in case the post guided you to a solution. |
|
|
|
只有小组成员才能发言,加入小组>>
2414 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3371 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1076浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
579浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
438浏览 1评论
2000浏览 0评论
723浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-20 01:08 , Processed in 1.286678 second(s), Total 83, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号