完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在使用Spartan 6 FPGA,并且在我当前的设计中运行低BUFG。
如果我阻止工具在DCM环回(CLK0 - > CLKFB)中自动插入BUFG,那将释放我需要用于其他用途的BUFG。 从DCM环回中删除BUFG的优点/缺点是什么? 以上来自于谷歌翻译 以下为原文 I am using a a Spartan 6 FPGA, and running low on BUFGs in my current design. If I prevent the tools from automatically inserting BUFGs in the DCM loopbacks (CLK0 -> CLKFB), that would free up the BUFGs that I need for other uses. What are the advantages/disadvantages of removing the BUFGs from the DCM loopback? |
|
相关推荐
3个回答
|
|
Ĵ,
优点是你保存了一个BUFG。 缺点是输出不再与输入相位对齐+/- 100 ps。 它们可能在某些其他值内对齐,但我们不知道它是什么,因为每个互连路径都没有完美地表征和匹配,这与全局时钟网络的特征和匹配方式相同。 如果您依赖于+/- 100 ps的相位对齐,则不能再依赖于它(它可能是其他固定值,+ / - 其他值)。 如果它是一个内部时钟,并且对齐无关紧要,那么这很好(做)。 如果那个时钟域必须交叉到另一个(它确实很重要),人们仍然可以使用同步器,但仍然不使用BUFG。 Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 j, The advantage is that you save a BUFG. The disadvantage is the the outputs are no longer phase aligned +/- 100 ps to the input. They may be aligned to within some other value, but we do not know what that is, as every interconnect path is not perfectly characterized and matched, the same way that the global clock network is characterized and matched. If you are relying on phase alignment being +/- 100 ps, you can no longer rely on that (it may be some other fixed value, +/- someother value). If it is an internal clock, and alignment doesn't matter, then this is just fine (to do). If that clock domain has to cross over to another (it does matter), one can still use synchronizers, and still not use the BUFG. Austin Lesea Principal Engineer Xilinx San JoseView solution in original post |
|
|
|
Ĵ,
优点是你保存了一个BUFG。 缺点是输出不再与输入相位对齐+/- 100 ps。 它们可能在某些其他值内对齐,但我们不知道它是什么,因为每个互连路径都没有完美地表征和匹配,这与全局时钟网络的特征和匹配方式相同。 如果您依赖于+/- 100 ps的相位对齐,则不能再依赖于它(它可能是其他固定值,+ / - 其他值)。 如果它是一个内部时钟,并且对齐无关紧要,那么这很好(做)。 如果那个时钟域必须交叉到另一个(它确实很重要),人们仍然可以使用同步器,但仍然不使用BUFG。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 j, The advantage is that you save a BUFG. The disadvantage is the the outputs are no longer phase aligned +/- 100 ps to the input. They may be aligned to within some other value, but we do not know what that is, as every interconnect path is not perfectly characterized and matched, the same way that the global clock network is characterized and matched. If you are relying on phase alignment being +/- 100 ps, you can no longer rely on that (it may be some other fixed value, +/- someother value). If it is an internal clock, and alignment doesn't matter, then this is just fine (to do). If that clock domain has to cross over to another (it does matter), one can still use synchronizers, and still not use the BUFG. Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
cvtabc写道:
你好奥斯汀 在该帖子的原始问题中,提到了由ISE“自动”将BUFG元素插入到DCM的时钟反馈路径CKL0-> CLKFB中。 我的设计中没有发现这种情况。 我使用的是Spartan 3和ISE 9.1。 我必须在反馈路径中插入一个BUFG。 如果我不这样做,从CLK0到DCM的CLKFB引脚的物理路由进入大腿环路,穿过DCM周围的交换结构/元件。 看附图。 它以红色显示路径。 当我插入BUFG时,反馈路径被强制通过全局clcok网络。 你能否对此发表评论? 也许我有一些选项没有设置自动BUFG插入? 对于支持这些设备的ISE工具的所有版本,我使用Spartan 3设备(所有这些设备,从原来的3,3E,3A和3AN)的经验是,如果您使用DCM,则必须实例化所有设备 必要的BUFG和LOC全部。 没有任何推断,即使文档清楚GCLK引脚与特定的BUFG和DCM有什么联系,但这些工具实际上找不到它们实在太愚蠢了。 什么是bset练习..即使您不关心外部clcok与派生内部时钟之间的相位关系,您是否应该通过全局时钟网络进行时钟反馈? 我认为这些工具不会让你将DCM反馈输入连接到除BUFG输出之外的任何东西,即全局时钟网。 ----------------------------是的,我这样做是为了谋生。 以上来自于谷歌翻译 以下为原文 cvtabc wrote:My experience with the Spartan 3 devices (all of them, from the original 3, the 3E, the 3A and 3AN), for all versions of the ISE tools that support those devices, is that if you use a DCM, you must instantiate all of the necessary BUFGs and LOC all of them. Nothing is inferred, and even though the docs are clear on what GCLK pins talk to what specific BUFGs and DCMs, the tools are simply too stupid to actually locate them properly. What is the bset practice.. should you have clock feedback go through the global clock network even if you are not concerned about phase relationship between your external clcok and the derived internal clock?I don't think the tools will let you connect the DCM feedback input to anything but a BUFG output, that is, a global clock net. ----------------------------Yes, I do this for a living. |
|
|
|
只有小组成员才能发言,加入小组>>
2385 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2264 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2433 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
759浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
548浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
371浏览 1评论
1966浏览 0评论
685浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-26 02:11 , Processed in 1.455909 second(s), Total 80, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号