完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,大家好
我知道如何使用RTL代码回读SPARTAN6器件的器件,通过实例化DNA_PORT很容易实现。 但是在SPARTAN3E中,没有这种原始来源。 剂量SPARTAN3E无法回读设备ID? 谢谢 SXL 以上来自于谷歌翻译 以下为原文 Hi everyone I know how to readback the device of the SPARTAN6 device using the RTL code , It's easy to do this by instantiating the DNA_PORT. But in the SPARTAN3E , there is no such kind of primitive source. Dose the SPARTAN3E cannot readback the divice id ?? Thanks SXL |
|
相关推荐
2个回答
|
|
嗨,
我相信DNA端口已经包含在Spartan-3A或更高版本设备的结构中。 http://www.xilinx.com/products/design_resources/security/devicedna.htm 对于Spartan-3E,您可以使用Impact来读取设备ID。 --HS -------------------------------------------------- --------------------------------------------请注意 - 请注明 如果提供的信息有用,请回答“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢K-- -------------------------------------------------- --------------------- 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 Hi, I believe that the DNA port has been included in the fabric from Spartan-3A or later devices. http://www.xilinx.com/products/design_resources/security/devicedna.htm For Spartan-3E, you can use Impact to read the device ID. --HS ---------------------------------------------------------------------------------------------- Kindly note- Please mark the Answer as "Accept as solution" if information provided is helpful. Give Kudos to a post which you think is helpful and reply oriented. ----------------------------------------------------------------------------------------------View solution in original post |
|
|
|
“Device DNA”是序列号,与“设备ID”不同,对于相同类型的所有部件都是相同的。
因此,实质上没有理由从RTL读取“设备ID”。 如上所述,在Spartan 3A之前的设备中没有设备DNA(在3E之后出现 - 去图......)。 - Gabor 以上来自于谷歌翻译 以下为原文 "Device DNA" is a serial number and not the same as "Device ID," which would be the same for all parts of the same type. So in essence there's no reason to read the "Device ID" from the RTL. As mentioned, Device DNA was not available in devices before Spartan 3A (which came after 3E - go figure...). -- Gabor |
|
|
|
只有小组成员才能发言,加入小组>>
2384 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2264 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2431 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
757浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
547浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
369浏览 1评论
1965浏览 0评论
684浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 00:21 , Processed in 1.383650 second(s), Total 81, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号