完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛扫一扫,分享给好友
|
嗨,
我需要一些关于S6的CRC信息。 1-在RCRC命令之后,所有在ICAP端口中写入读取是否用于CRC计算? 或者只在FDRI上写入数据? 2-当我从FDRO读取时,CRC也被计算出来了吗? 或者仅在写操作中? 3-在哪里我可以在软件中找到算法来计算我自己的CRC? 4-有什么方法可以读取FPGA上CRC寄存器的实际值? 最好的祝福, 马尔特 以上来自于谷歌翻译 以下为原文 Hi, I need some information about CRC on S6. 1- After RCRC command, all is writeread in ICAP port is used in the CRC calc? Or only the data write on FDRI? 2- When I read from FDRO, the CRC is calculated too? Or only in the write operation? 3- Where I can found the algoritm in software to calculate the CRC my self? 4- There is any way to can read the actual value in the CRC register on FPGA? Best Regards, Marte
|
|
相关推荐
4个回答
|
|
|
男,
我强烈建议您使用SEM的IP IP内核,因为它是唯一支持的方法来检查配置中的扰乱(翻转位)。 S6芯片遇到各种硬件问题,迫使SEM IP绕过一些内置硬件功能。 同样,唯一支持的功能是由S6的(免费)SEM IP内核提供的功能。 7系列家族成员之一是软件,硬件和IP完全支持的更好选择。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 m, I strongly suggest you use the SEM IP core for S6, as it is the ONLY supported method to check for upsets (flipped bits) in the configuration. Various hardware issues were encountered with S6 silicon which forced the SEM IP to bypass some of the built in hardware functionality. Again, the ONLY supported functionality, is that provided by the (free) SEM IP core for S6. A better choice which is fully supported in software, hardware, and IP, is one the the 7 series family members. Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
|
|
嗨奥斯汀,谢谢你的关注,
我知道SEM IP,但我需要了解ICAP内部的CRC是如何工作的。 我说,只有来自写命令的数据用于计算内部的CRC。 这意味着里面的CRC模块不关心从FDRO读取的数据,对吧? 最好的祝福, 中号 以上来自于谷歌翻译 以下为原文 Hi Austin, thanks for your attention, I know a litle the SEM IP, but I need understand how exact work the CRC inside ICAP. I supouse, only data from write commands are used to calculate the CRC inside. This mean the CRC module inside dont care about the the data read from FDRO, right? Best Regards, M |
|
|
|
|
|
男,
仅使用从配置帧读取的数据,并且由于这些帧是回读掩蔽触发器数据和其他动态数据(SRL,LUTRAM),因此仅考虑静态值。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 m, Only data read from the configuration framesares used, and since those frames are readback masking flip flop data, and other dynamic data (SRL, LUTRAM), only static values are considered. Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
|
|
奥斯汀,
掩蔽过程是由软件完成的,对吧? 或者是在ICAP模块内部制作的? 最好的祝福, 中号 以上来自于谷歌翻译 以下为原文 Austin, The masking process is made by software, right? Or is made inside ICAP module? Best Regards, M |
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2873 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 00:38 , Processed in 0.601711 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1199
