完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我在EDK中使用xps_tft完成后我将它下载到顶点4 ML403 fx系列FPGA,我的vga能够同步,但fpga会被加热得非常快(在几秒钟内),这有什么问题?...
.. 谢谢。 以上来自于谷歌翻译 以下为原文 I used xps_tft in EDK after completion i downloaded the it to vertex 4 ML403 fx series FPGA, My vga was able to sync but fpga will be heated very fast (within a few seconds), what is the problem associated with this?..... Thank you. |
|
相关推荐
3个回答
|
|
有多热“加热”?
你有没有对你的设计进行任何功耗分析? 设备有多满? 你运行的频率是多少(如果你有多个时钟考虑它们各自的频率)? 您的IO有哪些切换速率? 你有什么环境条件? 气温,气流等 您是否正确为设备供电? 您是否超载了设备的任何给定I / O bank? 设备变热可能有很多很多原因。 问候, 霍华德 ----------“我们必须学会做的事情,我们从实践中学习。” - 亚里士多德 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 How hot is "heated"? Have you done any power analysis on your design? How full is the device? What frequency are you running at (if you have multiple clocks consider ALL of their respective frequencies)? What sort of switching rates do you have for your IOs? What ambient conditions do you have? air temperature, air flow, etc. Are you powering the device correctly? Are you overloading any given I/O banks of the device? There could be many, many reasons why the device gets hot. Regards, Howard ---------- "That which we must learn to do, we learn by doing." - AristotleView solution in original post |
|
|
|
有多热“加热”?
你有没有对你的设计进行任何功耗分析? 设备有多满? 你运行的频率是多少(如果你有多个时钟考虑它们各自的频率)? 您的IO有哪些切换速率? 你有什么环境条件? 气温,气流等 您是否正确为设备供电? 您是否超载了设备的任何给定I / O bank? 设备变热可能有很多很多原因。 问候, 霍华德 ----------“我们必须学会做的事情,我们从实践中学习。” - 亚里士多德 以上来自于谷歌翻译 以下为原文 How hot is "heated"? Have you done any power analysis on your design? How full is the device? What frequency are you running at (if you have multiple clocks consider ALL of their respective frequencies)? What sort of switching rates do you have for your IOs? What ambient conditions do you have? air temperature, air flow, etc. Are you powering the device correctly? Are you overloading any given I/O banks of the device? There could be many, many reasons why the device gets hot. Regards, Howard ---------- "That which we must learn to do, we learn by doing." - Aristotle |
|
|
|
谢谢先生,我遇到了问题,我在EDK项目中使用多个时钟...
以上来自于谷歌翻译 以下为原文 Thank you Sir, I got the problem i used the multilple clock in EDK project... |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1147浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
582浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
448浏览 1评论
2003浏览 0评论
727浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 18:56 , Processed in 1.319416 second(s), Total 52, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号