完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如果不对Ad9959进行写操作,sync_clk时钟输出为输入时钟的1/4。
但是如果对输入时钟进行放大之后,sync_clk时钟输出不是放大之后的1/4; 使用spi,时序都正确。求帮助。 |
|
相关推荐
5个回答
|
|
使用的是外部晶振16M,写FR1寄存器能成功。但是通道无输出。
写4倍,sync_clk频率理论应该是16M,但是测量得到15.56M 写8倍,sync_clk频率理论应该是32M,但是测量得到29.4M 写10倍,sync_clk频率理论应该是40M,但是测量得到35.5M 写10倍以上,sync_clk输出频率波形完全不对。 |
|
|
|
60user195 发表于 2018-11-12 17:59 测量 AVDD 、DVDD 为1.95V,测量Reset 为0V,测量Power Down 为0V DVDD_I/O为 3.67 V AD9959芯片手册上有这样一句话:AVDD and DVDD = 1.8 V ± 5%; DVDD_I/O = 3.3 V ± 5%; 我所测出的电压是不是会工作不正常? |
|
|
|
60user195 发表于 2018-11-12 17:59 前面三种情况,请您核查晶振频率的稳定性,标称16MHz,实际测量是多大呢?写10倍以上,VCO频率大于160MHz,这时增益控制(FR1,bit23)应该等于1,并且倍数应该使VCO的频率大于255MHz。 |
|
|
|
dang28 发表于 2018-11-12 18:31 嗯,你好,我所测晶振是16M, 芯片手册上有FR1寄存器这句话: 23 VCO gain control 0 = the low range (system clock below 160 MHz) (default). 1 = the high range (system clock above 255 MHz) 照我的理解,在小于160MHz的情况下FR1的23位应该写0. 在大于160MHz的情况下FR1的23位应该写1. 是否这样理解, 但是芯片手册上的意思貌似是系统时钟小于160M的时候写0,大于255M的时候写1,那160M到255之间的如何处理呢。 |
|
|
|
dang28 发表于 2018-11-12 18:31 你好,我已经解决了,由于电源芯片输出的电压问题。感谢你的帮助 |
|
|
|
只有小组成员才能发言,加入小组>>
990 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1384 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1938 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4269 浏览 2 评论
9060 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1520浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1692浏览 2评论
990浏览 2评论
1666浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1384浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 20:11 , Processed in 0.763432 second(s), Total 83, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号